莫妮卡

    1. littleshrimp 发表于 2016-9-21 01:21 想入手一块 可我是老用户 怎么办
      可以让身边的同学或者同事帮你购买一块嘛!
    2. 楼主你这算打算出书的节奏吗?
    3. msp430g2553简易测电压程序 2/2315 微控制器 MCU 2015-07-30
      谢谢分享
    4. 关于SD16输入端口使用,求帮助解惑~ 3/1835 微控制器 MCU 2015-05-11
      这个问题你可以查一下datasheet,有管脚电压的限制范围。
    5. 买10块,10个人一块分摊运费。$12.99+$1.5+¥10也就大概100块钱。
    6. 一份F28M35X的英文资料 2/2198 模拟与混合信号 2015-03-26
      下载看看!
    7. 这参与真快呀,谢谢分享!:)
    8. 网上搜到了这两个区别的文档,望有耐心的网友帮忙给你解答!
    9. 楼主分享这个内容是想表达什么呢,这应该是很多年前的新闻了
    10. 谢谢分享:)
    11. 怎么在IAR编译器里面获得当前的时间 1/2966 微控制器 MCU 2015-02-28
      用时钟芯片试试!
    12. 谁有FR5969的 DMA- ADC例程? 2/2189 微控制器 MCU 2014-12-17
      MSP430Ware里面肯定会有的
    13. 右击工程--properties--build--include options,在右边打开的窗口中将包含相关头文件的文件夹添加到#include search path中。
    14. CCSV5导入controlsuite里的HV_SOLAR例程是通过Existing CCS Eclipse Projects导入,如果是导入之前你用CCS3.3编译过的工程文件,需要通过Import Legacy CCSv3.3 Project。在导入例程是有一个copy projects into workspace选项,可以在导入时copy不需要人工copy,而且人工copy会导致路径错误。
    15. 仪表放大器INA129的特殊应用 17/3392 模拟与混合信号 2014-08-26
      {:1_103:}留个爪慢慢看!
    16. 谁有dsp的资料啊 1/1913 DSP 与 ARM 处理器 2014-08-15
      是符晓和朱洪顺的这本书《TMS320F2833x DSP应用开发与实践》的源程序吗? 看看这是不是你所需要的。
    17. huixianfxt 发表于 2014-7-8 02:10 板子挺不错的呢!你买的吗?还是参与什么活动送的呢?
      朋友参与TI 深圳研讨会得来的,不知道是送的还是买的
    18. 电子工程师面试常被问到的问题 4/3222 模拟与混合信号 2013-07-26
      1、同步电路和异步电路的区别是什么?(仕兰微电子)    2、什么是同步逻辑和异步逻辑?(汉王笔试)    同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。    3、什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)    线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用    oc门可能使灌电流过大,而烧坏逻辑门。 同时在输出端口应加一个上拉电阻。    4、什么是Setup 和Holdup时间?(汉王笔试)    5、setup和holdup时间,区别.(南山之桥)    6、解释setup time和hold time的定义和在时钟信号延迟时的变化。(未知)    7、解释setup和hold time violation,画图说明,并说明解决办法。(威盛VIA2003.11.   06 上海笔试试题)    Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T时间到达芯片,这个T就是建立时间-Setup time.如不满足setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。 保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果hold time 不够,数据同样不能被打入触发器.建立时间(Setup Time)和保持时间(Hold time)。建立 时间是指在时钟边沿前,数据信 号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么DFF将不能正确地采样到数据,将会出现 metastability的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时 间,那么超过量就分别被称为建立时间裕量和保持时间裕量。    8、说说对数字逻辑中的竞争和冒险的理解,并举例说明竞争和冒险怎样消除。(仕兰微电子)    9、什么是竞争与冒险现象?怎样判断?如何消除?(汉王笔试)    在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致 叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。    10、你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?(汉王笔试)    常用逻辑电平:12V,5V,3.3V;TTL和CMOS不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到CMOS需要在输出端口加一上拉电阻接到5V或者12V。    11、如何解决亚稳态。(飞利浦-大唐笔试)    亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。    12、IC设计中同步复位与 异步复位的区别。(南山之桥)    13、MOORE 与 MEELEY状态机的特征。(南山之桥)    14、多时域设计中,如何处理信号跨时域。(南山之桥)    15、给了reg的setup,hold时间,求中间组合逻辑的delay范围。(飞利浦-大唐笔试)    Delay < period - setup ? hold    16、时钟周期为T,触发器D1的建立时间最大为T1max,最小为T1min。组合逻辑电路最大延迟为T2max,最小为T2min。问,触发器D2的建立时间T3和保持时间应满足什么条件。(华为   )    17、给出某个一般时序电路的图,有Tsetup,Tdelay,Tck->q,还有 clock的delay,写出决定   最大时钟的因素,同时给出表达式。(威盛VIA 2003.11.06 上海笔试试题)    18、说说静态、动态时序模拟的优缺点。(威盛VIA 2003.11.06 上海笔试试题)    19、一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA2003.11.06   上海笔试试题)    20、给出一个门级的图,又给了各个门的传输延时,问关键路径是什么,还问给出输入,使得输出依赖于关键路径。(未知)    21、逻辑方面数字电路的卡诺图化简,时序(同步异步差异),触发器有几种(区别,优点),全加器等等。(未知)    22、卡诺图写出逻辑表达使。(威盛VIA 2003.11.06 上海笔试试题)    23、化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)    24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-well process.Plot its transfer curve (Vout-Vin) And also explain the operation   region of PMOS and NMOS for each segment of the transfer curve? (威盛笔试题circuit design-beijing-03.11.09)    25、To design a CMOS invertor with balance rise and fall time,please define the ration of channel width of PMOS and NMOS and explain?    26、为什么一个标准的倒相器中P管的宽长比要比N管的宽长比大?(仕兰微电子)    27、用mos管搭出一个二输入与非门。(扬智电子笔试)    28、please draw the transistor level schematic of a cmos 2 input AND gate and explain which input has faster response for output rising edge.(less delay tim   e)。(威盛笔试题circuit design-beijing-03.11.09)    29、画出NOT,NAND,NOR的符号,真值表,还有transistor level的电路。(Infineon笔试   )    30、画出CMOS的图,画出tow-to-one mux gate。(威盛VIA 2003.11.06 上海笔试试题)      31、用一个二选一mux和一个inv实现异或。(飞利浦-大唐笔试)    32、画出Y=A*B+C的cmos电路图。(科广试题)    33、用逻辑们和cmos电路实现ab+cd。(飞利浦-大唐笔试)    34、画出CMOS电路的晶体管级电路图,实现Y=A*B+C(D+E)。(仕兰微电子)    35、利用4选1实现F(x,y,z)=xz+yz’。(未知)    36、给一个表达式f=xxxx+xxxx+xxxxx+xxxx用最少数量的与非门实现(实际上就是化简)。    37、给出一个简单的由多个NOT,NAND,NOR组成的原理图,根据输入波形画出各点波形。(Infineon笔试)    38、为了实现逻辑(A XOR B)OR (C AND D),请选用以下逻辑中的一种,并说明为什么?1)INV 2)AND 3)OR 4)NAND 5)NOR 6)XOR 答案:NAND(未知)    39、用与非门等设计全加法器。(华为)    40、给出两个门电路让你分析异同。(华为)    41、用简单电路实现,当A为输入时,输出B波形为…(仕兰微电子)    42、A,B,C,D,E进行投票,多数服从少数,输出是F(也就是如果A,B,C,D,E中1的个数比0多,那么F输出为1,否则F为0),用与非门实现,输入数目没有限制。(未知)    43、用波形表示D触发器的功能。(扬智电子笔试)    44、用传输门和倒向器搭一个边沿触发器。(扬智电子笔试)    45、用逻辑们画出D触发器。(威盛VIA 2003.11.06 上海笔试试题)    46、画出DFF的结构图,用verilog实现之。(威盛)    47、画出一种CMOS的D锁存器的电路图和版图。(未知)    48、D触发器和D锁存器的区别。(新太硬件面试)    49、简述latch和filp-flop的异同。(未知)    50、LATCH和DFF的概念和区别。(未知)    51、latch与register的区别,为什么现在多用register.行为级描述中latch如何产生的。   (南山之桥)    52、用D触发器做个二分颦的电路.又问什么是状态图。(华为)    53、请画出用D触发器实现2倍分频的逻辑电路?(汉王笔试)    54、怎样用D触发器、与或非门组成二分频电路?(东信笔试)    55、How many flip-flop circuits are needed to divide by 16? (Intel) 16分频?    56、用filp-flop和logic-gate设计一个1位加法器,输入carryin和current-stage,输出carryout和next-stage. (未知)    57、用D触发器做个4进制的计数。(华为)    58、实现N位Johnson Counter,N=5。(南山之桥)    59、用你熟悉的设计方式设计一个可预置初值的7进制循环计数器,15进制的呢?(仕兰微   电子)    60、数字电路设计当然必问Verilog/VHDL,如设计计数器。(未知)    61、BLOCKING NONBLOCKING 赋值的区别。(南山之桥)    62、写异步D触发器的verilog module。(扬智电子笔试)    module dff8(clk , reset, d, q);    input clk;    input reset;    input [7:0] d;    output [7:0] q;    reg [7:0] q;    always @ (posedge clk or posedge reset)    if(reset)    q
    19. 算法——纯C语言最小二乘法曲线拟合 22/25522 DSP 与 ARM 处理器 2013-06-19
      至此,这个三阶拟合的推导已经结束
    20. 算法——纯C语言最小二乘法曲线拟合 22/25522 DSP 与 ARM 处理器 2013-06-19
      K00   000   000   000   K04 K10   K11   000   000   K14 K20   K21   K22   000   K24 K30   K31   K32   K33   K34 用第0行消去第1,2,3行 K00   000   000   000   K04 000   K11   000   000   K14 000   K21   K22   000   K24 000   K31   K32   K33   K34 用第1行消去第2,3行 K00   000   000   000   K04 000   K11   000   000   K14 000   000   K22   000   K24 000   000   K32   K33   K34 用第2行消去第3行 K00   000   000   000   K04 000   K11   000   000   K14 000   000   K22   000   K24 000   000   000   K33   K34 这个操作用的函数如下,也运用了递推 /*********************************************************************************** 系数矩阵行列式变换 ***********************************************************************************/ static int ParaPreDealB(double* Para, int SizeSrc, int OffSet) {         int i, j;         for (i = OffSet + 1; i < SizeSrc; i++)         {                 for (j = OffSet + 1; j

统计信息

已有516人来访过

  • 芯积分:1350
  • 好友:1
  • 主题:143
  • 回复:156

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言