-
我发现在低温下的RTC起振的时间变长,所以等的时间要长一点。。。。。
-
你的程序与用不用rt-thread有关系吗?怎么感觉和裸跑一样?并没有嵌入到rt-thread中?
-
iar版本问题,你用的版本太高了,而烧写器不支持自动升级吧!
-
csdn里有破解文件,6.3版本的也有了
-
真的会有那么多时间与内容吗?
-
开心不开心,心知道。。。
-
116974292
-
116974292群
-
基础部分:通过PID算法控制一个步进电机,让加速度传感器得到的加速度值,始终垂直于平板方向,这样硬币就不会滑落
这样的话硬币不是会掉下来么,没有单摆所需的加速度。
-
不是这个打错的原因,
新加入的警告是这样的:Warning: Found combinational loop of 1 nodes
没了这句加法的话,这样的错误就没有了。
module EQ_sample( in_clock, //输入时钟 Trigger, //触发 EN , //模块使能 Channel, //通道选择 out_cp , //输出信号 state);
//parameter F_in=200;
input in_clock; //输入时钟input EN; //模块使能input Trigger; //触发 input [3:1] Channel; //通道选择output out_cp; //输出信号output [1:2] state;reg [9:1] count; //内部时钟计数reg [9:1] cpmax1=5;reg [9:1] cpmax2=10;reg count_start;reg out_cp;
parameter KEEP=1,START=2;reg [1:2] my_state;initial begin out_cp=0; count=9'b0; cpmax1=5; cpmax2=10; my_state=KEEP; end assign state=my_state; always @ ( posedge Trigger,posedge in_clock ) begin // out_cp=Trigger; case (my_state) KEEP: // my_state=START; begin count=9`b0; out_cp=0; if(Trigger==1) begin my_state=START; end end START: begin //count=count+9`b1; if(count>1`b100) out_cp=1; else out_cp=0; end default : begin my_state=KEEP; end endcase end endmodu
-
能看下图么?要是用不着就留给别人了。
-
强大一点的可以跑uclinux
-
在上班了解、不了解IDA,来、来凑凑热闹
-
谢谢分享,!
-
好想爆一个大点的电容。平时都是用10u的,偶尔一个还没见到过蘑菇云。。。
-
谢谢分享
-
我已经买到了,谢谢
-
现在还用不到这么大的.....
-
谢谢大家的关心,我也觉得还是自已买个手的好了。
-
主要是现在周立功的2103淘宝上找不到了,所以想找一与块2手的。2148的也没差多少,有jatg没。有的活说下价,上下图片,谢谢!