骑文

    1. FPGA引脚所属的IO Bank不同有关系吗 6/10385 FPGA/CPLD 2016-08-04
      5525 发表于 2016-7-31 09:45 Pwm只是普通的dff到pad的输出,只要不是电源脚或特殊io,都可以使用  你上的图都可以当io用,有些脚是cfg兼 ...
      谢谢大神赐教
    2. FPGA引脚所属的IO Bank不同有关系吗 6/10385 FPGA/CPLD 2016-07-30
      5525 发表于 2016-7-30 12:04 多没有关系,要点是,你要多少路PWM输出,PWM对内部时序误差范围多少, PWM对和对之间的误差范围多少。 ...
      不好意思,回复晚了。我的板子上的原因找到了,就是有一个bank组引出的IO口不能产生PWM波,其他Bank引出的IO口就可以,表示很诧异
    3. FPGA引脚所属的IO Bank不同有关系吗 6/10385 FPGA/CPLD 2016-07-30
      5525 发表于 2016-7-30 08:23 >同一个bank组的IO口产生互补的PWM波是没问题的 我理解是 电平spec,互补脚的时序能满足你的要求 所以, ...
      不好意思,楼主小白一枚,才刚接触FPGA不久,不太理解大神的意思。我想问一下,有没有什么解决的办法,是更换另一种开发板,还是自己做板,因为我所需要的产生PWM波的IO口较多,现在的开发板一个bank上最多只有8个IO口可以使用,作为PWM波输出。所以不能满足我的要求。
    4. DSP如何采集DHT11的信号-------急需,谢谢! 12/4420 DSP 与 ARM 处理器 2015-11-03
      qingtenglei 发表于 2015-9-9 10:27 在if那就进不去,改成1进去后 while((DATA==1)&&U8FLAG++);跳不出。
      想问一下,楼主问题解决了吗,我最近也在做这个小项目,也是在If那里进不去,到现在都不知道怎么回事

最近访客

< 1/1 >

统计信息

已有2人来访过

  • 芯积分:--
  • 好友:--
  • 主题:1
  • 回复:4

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言