wang182004

    1. FPGA中如何求倒数 7/10399 FPGA/CPLD 2010-12-01
      呵呵,没事,还是谢谢楼上的,,
    2. FPGA中如何求倒数 7/10399 FPGA/CPLD 2010-11-29
      嗯,谢谢楼上。我现在的做法就是你提到的第三种,算好灌成ROM,就是精确度上有缺点。因为我可能比较主要硬件的使用效率,所以用IP核的话可能会太费资源,如果第三种做法确实无法达到预期的精确度,那只能用IP核了。     PS:我现在做的是MIMO检测实现中的矩阵求逆运算,感觉网上对于这种数值计算实现方面介绍的很少,楼上的高人能否介绍点这方面的资料呢?谢谢
    3. 求助:定点实数乘法的FPGA实现 4/4476 FPGA/CPLD 2010-11-16
      怎么没人说话了哈,,,我的问题还没解决的嘛,,,:(
    4. 求助:定点实数乘法的FPGA实现 4/4476 FPGA/CPLD 2010-08-02
      ???版主不见了啊,帮帮忙哈。。。
    5. 求助:定点实数乘法的FPGA实现 4/4476 FPGA/CPLD 2010-07-31
      原帖由 eeleader 于 2010-7-30 12:28 发表 直接把小数放大成整数,然后进行相乘,然后缩小,这样处理完全能满足常用的数字处理。不需要你这么复杂。   对了,如果只是实现乘法运算,是没有必要用MODESIM仿真哦,问题比较简单,实现也不难!
                    谢谢,这个思路跟我所述差不多。我要做的是一个复矩阵求逆的模块,所以我想先保证每个模块的正确,所以想乘法也用MODERSIM反正下。           我还存在的问题是:        (1)因为我们要处理实数,即使我们在编功能模块的时候可以直接对输入进行移位放大,但是我们要仿真的话肯定要输入真实的实 数,但MODERSIM 却不能识别实数,这个该怎么处理。         (2)因为我最终是要实现MIMO系统的检测,所以还是要做定点处理的1+5+11,1是符号位,5是整数部分,11是小数,这样的话整个模块才能统一, 所以底层乘法模块也得这样,看起来可能复杂点,版主还有什么更好的办法请指教下哈。。。? [ 本帖最后由 wang182004 于 2010-7-31 20:15 编辑 ]
    6. 好的,谢谢各位,我先去试试,大家有没做个MIMO检测实现方面的项目啊,大家交流一下哈。。。
    7. 什么啊,大家不要买,没什么信息量,我以为开源呢....:faint:
    8. 没钱啊!!咋办呢》????

最近访客

< 1/1 >

统计信息

已有112人来访过

  • 芯积分:--
  • 好友:--
  • 主题:3
  • 回复:8

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言