luzujia

    1. 8月原创【FPGA 烧写器】 14/10566 FPGA/CPLD 2017-12-15
      luzujia 发表于 2017-12-14 17:07 拉低nconfig,FPGA的IO变成高阻,但是和EPCS相连接的spi管脚不是高阻? mcu拉低nconfig之后,和EPCS相关的 ...
      已解决,还需要拉高nCE, 配置管脚才会变成三态
    2. 8月原创【FPGA 烧写器】 14/10566 FPGA/CPLD 2017-12-14
      拉低nconfig,FPGA的IO变成高阻,但是和EPCS相连接的spi管脚不是高阻? mcu拉低nconfig之后,和EPCS相关的的spi管脚还受FPGA控制,导致MCU拉低CS拉不低,CLK拉不高。请问这个问题你是怎么处理的?做了开关吗?
    3. 8月原创【FPGA 烧写器】 14/10566 FPGA/CPLD 2017-11-06
      白丁 发表于 2017-11-1 20:03 具体操作时间久远记不得了,建议看手册,手册上都有,mcu拉低nconfig之后mcu不跑了分析不出来是什么原因 ...
      感谢回复。mcu不跑了是电路和mcu配置的原因。也试了fpga读出epcs的数据。
    4. 8月原创【FPGA 烧写器】 14/10566 FPGA/CPLD 2017-11-01
      你好。我现在想远程在线升级FPGA,通过MCU控制FPGA和EPCS。现在的问题是,MCU只需要拉低FPGA的nCONFIG,就可以读写EPCS了吗?nCE保持低电平?我这边发现拉低nCONFIG以后,MUC不跑了,会不会是FPGA的影响? FPGA本身写代码可以读写自己的EPCS吗?

最近访客

< 1/1 >

统计信息

已有2人来访过

  • 芯积分:--
  • 好友:--
  • 主题:--
  • 回复:4

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言