全部都是泡馍

    1. RTL级设计 在于功能性设计  具体电路关系不是特别大
    2. 学习求助帖 2/1690 FPGA/CPLD 2019-05-09
      指针 Linux下c编程
    3. system console 5/3039 FPGA/CPLD 2019-01-09
      看报告是因为电脑上装的Java
    4. 总结2018——展望2019 5/3040 聊聊、笑笑、闹闹 2019-01-08
      厉害。多向您学习
    5. 年终回馈:EEWorld 2018年度最具影响力网友评选 70/9871 聊聊、笑笑、闹闹 2019-01-04
      支持支持支持支持支持
    6. LiFan123 发表于 2018-8-7 11:15 逻辑地址的偏移量
      PIO_LED_BASE 就是led  IO口的偏移量
    7. 你加个0x00000001是干什么的?
    8. 求大神帮写个testbench 11/3115 FPGA/CPLD 2018-08-03
      刘123 发表于 2018-8-2 18:45 上面的就是啊
      {:1_140:}{:1_140:}{:1_140:}{:1_140:}
    9. 求大神帮写个testbench 11/3115 FPGA/CPLD 2018-08-03
      刘123 发表于 2018-8-2 18:45 上面的就是啊
      {:1_140:}{:1_140:}
    10. FPGA设计 6/2683 FPGA/CPLD 2018-07-19
      coyoo 发表于 2018-7-19 11:30 1、用的哪家的片子?什么型号? 2、所谓“之前的功能逻辑混乱”是如何获知的? 建议: 既然新加模块后 ...
      好的,我试试。逻辑混乱就是FPGA处理的数据结果不对了。用的是altera的cyclone II EP2C35F672C6
    11. FPGA设计 6/2683 FPGA/CPLD 2018-07-19
      coyoo 发表于 2018-7-19 08:28 遇到了什么问题?
      添加新的模块之后,发现之前的功能块逻辑混乱了,但时序上都还满足要求
    12. FPGA设计 6/2683 FPGA/CPLD 2018-07-19
      电子微创意 发表于 2018-7-18 22:48 添加代码后布局布线结果不一样了。
      但添加时序约束后,时序约束都满足
    13. quartus ii下载问题 5/6501 FPGA/CPLD 2018-07-12
      bioger 发表于 2018-7-12 07:59 这很明显就是你程序问题。你可以首先看看assignments/device里面所选的器件与你用的器件是否一致。 实在 ...
      好的 谢谢
    14. quartus ii下载问题 5/6501 FPGA/CPLD 2018-07-11
      bioger 发表于 2018-7-11 12:49 另外如果你换过器件 需要你咋工程中重新找一下新的器件型号 或者你可以按照新的型号建一个最简单的程序   ...
      错误类型:Error (209015): Can't configure device. Expected JTAG ID code 0x02D120DD for device 1, but found JTAG ID code 0x00000000. 首先我器件类型没有选错,我新建了一个小工程也可以下载进去。 只不过我原先工程中改动了代码,程序就下载不进去了,资源占用率在20%以下,不算高。
    15. 关于HPS控制IP核的问题 10/3659 FPGA/CPLD 2018-07-10
      LiFan123 发表于 2018-7-10 12:39 按照这个逻辑写的IP,那么数据寄存器的地址偏移是不是就应该为 CREATE_LED_BASE + 0x01, ...
      对 这么写没问题
    16. 关于HPS控制IP核的问题 10/3659 FPGA/CPLD 2018-07-09
      LiFan123 发表于 2018-7-9 15:59 你没理解我的意思,我的电路图上生成了三个寄存器,但是他只生成了一个#define CREATE_LED_BASE 0x0基地 ...
      你使用avalon slave 写了个creat_led_0的自定义IP核么?那这个CREATE_LED_BASE 0x0就是你这个IP核的基址,具体你定义的三个寄存器地址是怎么样的,那要看你的IP核内部是怎么写的。
    17. 关于HPS控制IP核的问题 10/3659 FPGA/CPLD 2018-07-09
      LiFan123 发表于 2018-7-4 19:16 /* * Macros for device 'create_led', class 'create_led' * The macros are prefixed with 'CREATE ...
      #define CREATE_LED_BASE 0x0这个是
    18. 关于寄存器挂上AXI总线的问题 8/4488 FPGA/CPLD 2018-07-01
      LiFan123 发表于 2018-6-30 16:39 请问   比如说我有两个寄存器,寄存器a,地址是00;和寄存器b,地址是01;我通过地址映射得到了寄存器b的 ...
      寄存器挂载在lw-aix总线上,他的操作是把lw-axi总线地址空间映射,然后加上对应寄存器的偏移地址来访问就可以,你可以好好看看官方的例子
    19. 关于寄存器挂上AXI总线的问题 8/4488 FPGA/CPLD 2018-06-29
      LiFan123 发表于 2018-6-28 11:18 my_first_hps-fpga 中 h2f_lw_axi_master 端口 控制了数据寄存器,地址寄存器和使能寄存器,但是C代码中 ...
      直接把寄存器物理地址映射到虚拟地址,然后用指针访问
    20. 关于寄存器挂上AXI总线的问题 8/4488 FPGA/CPLD 2018-06-28
      添加个GPIO口就可以了,跟nios的差不多,只不过把软核换成了硬核

最近访客

< 1/2 >

统计信息

已有29人来访过

  • 芯积分:--
  • 好友:2
  • 主题:40
  • 回复:91

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言