-
膜拜!
-
谢谢,下载了。
-
书名EDA 技术与实验 杨春玲 朱敏 主编 哈尔滨工业大学出版社 本书共分9章,分别介绍了Altera公司迄今为止最新器件的结构、Altera公司设计套件Quartus II 7.0和基于Nios II的SOPC系统构建方法,给出了基于台湾友晶公司DE2和康芯公司GW48实验板的设计实例。第4章从实例入手,介绍了Verilog语言常用的命令及语法结构。第5章给出了HDL编码优化方法和编码规范。第6章的DSP硬件实现算法和第9章的FPGA工程应用实例来源于作者及所在的课题组多年来的工程师及开发项目。 基于Altera FPGA/CPLD的电子系统设计及工程实践 刘延飞 郭锁利 王晓戎 李琪 常春藤 人民邮电出版社 以Altera公司的FPGA/CPLD芯片为主,详细介绍了Altera FPGA/CPLD特点、Altera Quartus II 8.1软件开发环境和VHDL语言,并以FPGA常用设计模块、电子设计大赛应用、机器人控制及单片机接口、视频控制接口等设计为例,由浅入深地详述了如何应用FPGA/CPLD进行电子设计,同时介绍了基于FPGA的SoPC系统设计和FPGA在DSP中的系统设计与调试。书中的源程序已经过实例验证,读者可以直接应用于自己的设计。 Verilog SOPC高级实验教程 夏宇闻 黄然 等编著 北京航空航天大学出版社 Verilog SOPC高级实验教程是为学习Verilog语言之后,想在FPGA上设计并实现嵌入式数字系统的人们而专门编写的。本实验教程是《Verilog数字系统设计教程》(第2版)的后续课程,是姊妹篇。本书通过由浅入深的10个实验,详细地介绍了ModelSim 6.0盒Quartus II 8.1的操作步骤,扼要地介绍了Quartus II 8.1的主要涉及资源和SOPC Builder等工具的应用方法,并阐述了如何配合自己设计得Verilog模块和FPGA中的内嵌处理器Nios II等现成IP资源,设计并实现高性能嵌入式硬件/软件系统。 EDA技术与实践教程 宋烈武 编著 电子工业出版社 本书提供了参考授课计划及自学建议。第1章概述了EDA技术的主要内容;第2章简要介绍了FPGA/CPLD的结构与工作原理及其配置与编程方法;第3章介绍了Quartus II设计流程及6个设计实例;第4章介绍了硬件描述语言VHDL语法概要;第5章用VHDL给出了常用单元电路的设计;第6章由浅入深精选了6个基础训练项目;第7章精选了6个综合训练项目。本书可作为各高职院校电子类、通信类及计算机类等相关专业二年级及以上学生的教材,也可作为电子技术工程技术人员的参考用书。 挑战SOC——基于NIOS的SOPC设计与实践 彭澄廉 主编 清华大学出版社 本书主要介绍 Altera 公司的软核 CPU——Nios 和采用该 CPU 进行嵌入式系统设计的流程与方法。并以此为着眼点,介绍 Altera 的片上可编程系统 SOPC 的设计原理与实践技术,引导读者在低投入的情况下,较快地进入片上系统 SOC 的殿堂。 嵌入式处理器原理及应用——Nios系统设计和C语言编程 郭书军 王玉花 葛韧秋 编著 清华大学出版社 本书以 Altera 公司开发的 Nios 嵌入式处理器软核为例,介绍了嵌入式处理器的组成原理和开发应用。全书分为 6 章:第 1 、 2 章介绍嵌入式处理器的组成原理,主要介绍嵌入式处理器的系统组件;第3、4章介绍嵌入式处理器的开发环境,包括硬件开发环境和软件开发工具 SOPC Builder、Quartus II 以及嵌入式软件开发工具 GNUPro 的使用;第 5 、 6 章结合实例介绍嵌入式处理器的应用,主要介绍 Nios 系统设计和 C 程序编程与调试。 SOPC技术实用教程 潘松 黄继业 曾毓 编著 清华大学出版社 本书介绍了在电子工程技术前沿领域中正被日益广泛应用的 SOPC 解决方案及其技术。内容包括实现 SOPC 解决方案相关的工具软件及其使用方法、设计理论和设计实例。主要分为三部分:( 1 ) SOPC 设计环境工具软件 Quartus II 的使用方法;( 2 ) SP Builder 和 MATLAB 的现代 DSP 硬件设计技术及其相关的 Nios 系统硬件加速器与自定制指令的设计方法;( 3 ) SOPC Builder 的 Nios 嵌入式系统软硬件开发技术。具体内容包括 Quartus II 基本用法、设计流程向导、常用的优化技术、逻辑锁定优化技术、嵌入式逻辑分析仪使用方法、 Cyclone 等 FPGA 器件用法及其配置方法,基于 DSP Builder 的 DSP 与数字通信模块设计方法, Nios 嵌入式系统硬件配置与生成、系统综合、软件调试以及指令定制等。数字逻辑与VHDL设计 Stephen Brown,Zvonko Vranesic (著) 边计年,薛宏熙,吴强(译) 清华大学出版社 本书把数字逻辑设计、 VHDL 描述以及使用 CAD 工具三者相结合,不仅帮助读者掌握数字逻辑的设计原理,还帮助读者掌握先进的设计工具,从而能更高效低完成一个设计。基于 FPGA 的嵌入式系统设计 任爱锋 初秀琴 常存 孙肖子 编著 西安电子科技大学出版社 本书共分为四篇。第一篇介绍Altera新型系列器件、EDA设计软件Quartus II 以及EDA设计中常用的第三方工具软件,是学习后面各篇的基础。第二篇主要介绍基于FPGA的嵌入式软件设计,包括Quartus II 的SOPC Builder系统级设计和Nios II 集成开发环境。第三篇介绍IP核设计应用,包括基于Simulink环境的系统级设计软件DSP Builder、PCI编译器和FFT兆核函数。第四篇介绍Quartus II 软件FPGA设计中的特殊技术,包括逻辑锁定LogicLock技术和勇于硬件调试的SignalTap II 嵌入式逻辑分析仪。Nios软核心嵌入式处理器设计大赛优秀作品精选 傅丰林 主编 西安电子科技大学出版社 本书共分为四篇。第一篇介绍Altera新型系列器件、EDA设计软件Quartus II以及EDA设计中常用的第三方工具软件,是学习后面各篇的基础。第二篇主要介绍基于FPGA的嵌入式软件设计,包括Quartus II的SOPC Builder系统级设计和Nios II集成开发环境。第三篇介绍IP核设计应用,包括基于Simulink环境的系统级设计软件DSP Builder、PCI编译器和FFT兆核函数。第四篇介绍Quartus II软件FPGA设计中的特殊技术,包括逻辑锁定LogicLock技术和勇于硬件调试的SignalTap II嵌入式逻辑分析仪。Altera FPGA/CPLD设计技术──基础篇 EDA先锋工作室 人民邮电出版社 这套书分为“基础篇”和“高级篇”两册,分别适用于初学者和高级用户。不仅介绍了Altera传统的PLD技术,还介绍了Altera可编程片上系统(System On a Programmable Chip)的设计思想,嵌入式处理器Nios和Nios II,以及Altera领先的结构化ASIC技术-HardCopy。这套书与众不同之处是,它通过介绍Altera的器件和设计工具(Quartus II),引申出可编程逻辑器件的设计思想和高级设计技巧。同时,在书中包含丰富的设计实例,使读者能够在完成书中理论学习的同时,通过实践深入掌握,使之真正成为读者的设计习惯。
-
实在不好意思呀,没有用过:Cry:
-
你这是例化的IP核么?如果在quartus2里边,可以编写VWF波形文件,输入类型里边可以输入随机数。如果用modelsim情况类似。至于哪些端口需要输入可以看该IP核的帮助文档,软件自带有,同时也可到官方网站下载文档。:)
-
你是每次编绎都出这种错误么?重新建立一个工程看能不能解决问题。我一般在版本切换时出现过这种问题:)
-
[ 本帖最后由 wenhuawu 于 2011-6-3 10:57 编辑 ]
-
想看怎么个强大法
-
谢谢版主!:)
-
灰常灰常感谢楼主分享的好资料呀:shy:
-
HPI是由外部主机(这里指FPGA)发起的数据传输,而且FPGA只能读取DSP内部RAM里的数据,这就跟你的数据量大小,数据存储位置相关。
EMIF是外部存储器接口,这种数据传输主要是由DSP发起,此时FPGA只能充当从设备接收数据,此种传输模式的优点是传输速度快,且用FPGA模拟DSP的外部存储设备,实现简单。
这里只简单提出个人看法,还需要深入考虑系统的数据吞吐量,数据发起方,数据存储位置等方面。
-
一般是程序里的异步信号会引起的,修改程序!
-
我看也是3个CLK
-
同意!!
-
我怎么感觉也没有错,你看能不能通过降低单周期里的采样点数来降低频率
-
error那一行说你的中断号冲突,你有没有检查呢?这样没有工程看张图能说出个所以然很不容易
-
简单看IF语气他是组合逻辑,主要引起延时的是MUX等,如果IF嵌套太多,就有可能很多MUX级联,这样总体延时就会很大,然后该组合逻辑处于一个时序逻辑块中的话,这个时序逻辑块的时钟频率自然就低了。当然你如果时钟频率上能够满足的话,是可以任意嵌套的。经验之谈上说是不要大于三个。不太理解你说的第二个问题的意思,应该图里是有显示引脚名,引脚宽度之类的。
-
哇,琳姐这回发力了哦
-
不知道你使用的是哪款芯片呀?我使用的是通过外部配置引脚的上拉,下拉来设置的
-
哇,激动ING