3008202060

    1. 如何统计reg变量中1的个数 2/5482 FPGA/CPLD 2017-02-24
      白丁 发表于 2017-2-9 23:21 算法上可以参考这个https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=459539&highlight=%CE%BB%BC% ...
      谢谢版主~~~
    2. 如何生成连续的K28.7码型 1/1981 FPGA/CPLD 2016-11-17
      自己顶一下
    3. 100M光实现的问题 2/4278 FPGA/CPLD 2016-09-27
      顶起来
    4. 100M光实现的问题 2/4278 FPGA/CPLD 2016-09-23
      自己顶一下 谢谢大家
    5. 如何用FPGA实现100base-fx 3/3953 FPGA/CPLD 2016-07-29
      lidonglei1 发表于 2016-7-26 13:02 您之前用xilinx 自带的 IP核实现了1000base-x,那个IP核是免费的?
      对啊 免费的
    6. 1G以太网光口调试问题 14/29167 嵌入式系统 2016-07-15
      版主再麻烦您个问题:      您之前用过Ethernet 1000base-x的IP核加了自协商吗? 我现在加了自协商之后没有效果 不知道版主有没有类似经验
    7. 1G以太网光口调试问题 14/29167 嵌入式系统 2016-06-30
      5525 发表于 2016-6-28 08:38 ila上看慢速的 那个无所谓 ila采样时钟 要么和被采样数据同期,要么是他的10倍速以上  祝你好运
      版主 再请教你个问题,那些始终需要用create generated clock来约束呢,那些用DCM生成的时钟应该不用吧 还有就是 set_clock_groups -asynchronous -group [get_clocks clkout0] -group [get_clocks clkout1] set_clock_groups -asynchronous -group [get_clocks clkout1] -group [get_clocks clkout0] 这两个约束有啥不一样吗? 不都是来声明这两个时钟异步吗?? 谢谢
    8. 1G以太网光口调试问题 14/29167 嵌入式系统 2016-06-27
      5525 发表于 2016-6-27 22:30 看那些rxuserclk,userclk的信号质量 用示波器量吧,没有这样看的说法。 节约时间不能这样呀。
      嗯嗯 其实我也不是想节约时间,我就是怕示波器看的不如在ila上明显; 我看那个500m采样125m的时候有一个时钟的频率和占空比都不是很好,那我明天把这些信号都引出来测测
    9. 1G以太网光口调试问题 14/29167 嵌入式系统 2016-06-27
      5525 发表于 2016-6-27 19:56 楼主,现在不要着急求功能,CRC 校验能通, 不要着急看黑盒啊,先看最基本的吧。 如果是我,会这个弄 ...
      如果我chipscope中用一个时钟(比如我自己生成的500M的),去抓不同时钟域的信号会不会报错啊 我最近的ila一直在报各种错误。。 我总结了一下大概有一下这几个 1. ERROR: [Labtools 27-147] vcse_server: Arg. to function CseILA_unrollTraceMemory() failed:traceMemorySize >= (samplewordsizewithmark * sampleCnt * windowCnt) ERROR: [Labtools 27-147] vcse_server: Could not get Parameter: trace_data. ERROR: [Labtools 27-1829] vcse_server failed during internal command 'CseXsdb_getParameters'. See previous error messages. 2. [Labtools 27-189] hw_probe refers to invalid ILA match unit trigger port[0], index[0].   3. ERROR: [Labtools 27-147] vcse_server: Data structures not initialized for CseXsdb slave Device:0, user chain number/bus:1, slave index:0. ERROR: [Labtools 27-1829] vcse_server failed during internal command 'CseXsdb_getRegisters'. See previous error messages. 4. ERROR: [Labtools 27-147] vcse_server: XSDB Master timed out. ERROR: [Labtools 27-1437] Failed to get a response from the Debug Core Hub on device xc7k325t_0 (JTAG device index = 0), in user chain = 1. 出类似的错误是不是因为我用同一个时钟去采样不同时钟域的信号呢??? 还有就是500M的时钟能去采样125M的时钟吗?? (因为我想看看那些rxuserclk,userclk的信号质量) 谢啦
    10. 1G以太网光口调试问题 14/29167 嵌入式系统 2016-06-27
      5525 发表于 2016-6-25 12:14 “接受帧有crc错”, 你用 chipscope能抓到报文吧,mac 的头好不好? “txoutclk时钟不好” 这个跟你做不做 ...
      不是用的chipscope,我有专门测以太网的机子; 好的时钟是指的啥,给transceiver的差分时钟吗,这个时钟是好的;    gmii2sfp_tx_elastic_buffer tx_elastic_buffer_inst    (       .reset            (reset),       .gmii_tx_clk_wr   (gmii_tx_clk_bufr),       .gmii_txd_wr      (gmii_txd_reg),       .gmii_tx_en_wr    (gmii_tx_en_reg),       .gmii_tx_er_wr    (gmii_tx_er_reg),       .gmii_tx_clk_rd   (userclk2),       .gmii_txd_rd      (gmii_txd_fifo),       .gmii_tx_en_rd    (gmii_tx_en_fifo),       .gmii_tx_er_rd    (gmii_tx_er_fifo)    ); 这个是我FPGA内部逻辑的GMII接口到它IP核的GMII接口的一个缓冲(是它例程里带的),我用chipscope看了一下,那个userclk2信号不好,占空比不是1:1,而且频率也不是非常好; 但是比较奇怪的是我再 module gmii2sfp_clocking    (       input            gtrefclk_p,                // Differential +ve of reference clock for MGT: 125MHz, very high quality.       input            gtrefclk_n,                // Differential -ve of reference clock for MGT: 125MHz, very high quality.       input            txoutclk,                  // txoutclk from GT transceiver.       input            rxoutclk,                  // rxoutclk from GT transceiver.       input            mmcm_reset,                // MMCM Reset       output           gtrefclk,                  // gtrefclk routed through an IBUFG.       output  wire     mmcm_locked,               // MMCM locked       output           userclk,                   // for GT PMA reference clock       output           userclk2,                   // 125MHz clock for core reference clock.       output           rxuserclk,                   // for GT PMA reference clock       output           rxuserclk2                   // 125MHz clock for core reference clock.    ); 这个模块里看的时钟信号都是好的,包括txoutclk, rxoutclk, userclk2,userclk, rxuserclk;;这里的userclk2就是上一个模块的userclk2 我现在就一直怀疑是进入IP核的数据和时钟的沿没有对好,版主有没有什么建议 谢谢啦
    11. 1G以太网光口调试问题 14/29167 嵌入式系统 2016-06-25
      5525 发表于 2016-6-23 22:31 楼主你好, 你能想把下面的时钟输出的pin,用示波器看看freq嘛。 不能输出的,看一FPGA editor里面,时钟 ...
      谢谢楼主 现在txp,txn有信号了,但是接受帧有crc错帧,我估计是txoutclk时钟不好(我用ila看了一下userclk2的时钟,信号不是很好,userclk2是由txoutclk来的),我现在想约束一下txoutclk的时钟,想请教一下如何使用create generated clock, 它里面需要设置master pin,master clock和source object,我不是很清楚每个都如何设置:例如我例化了一个dcm模块,一个clk_in1,和四个clk_out,如果我想约束clk_out1那我该如何选择master pin,master clock和source object这些信号呢?? 谢谢版主
    12. 复位信号有 也是正确的 ,仿真结果有 我觉得参数应该也是没有问题的
    13. 程序里的gt0_gtrefclk0_common_in和gt0_qplllockdetclk_in分别是125M和200M,都测到了
    14. FPGA工程师技能树 15/5363 FPGA/CPLD 2016-06-17
      都是高人 这都是之后学习的方向
    15. vivado错误求教 8/17799 FPGA/CPLD 2016-06-17
      5525 发表于 2016-6-17 22:00 我手头没vivado, 就报告来看,这example_design 是直接做在对外接口, 并行的输出输入直接挂在IO上 ...
      版主高人 确实例子给的是管脚直接对外的,他有自己的xdc,里面的好多约束我也没法直接用,我就先看看那些OBUFT有没有用 没用就删掉了。。。 因为这些错误都是为了时钟和数据对齐用的,我下午都删了 跑了一遍通了; 我现在打算一点一点的加; 在这里先谢过啦 回头出结果再说~~
    16. Ehternet 1000base-x pcs/pma例化问题 3/6157 FPGA/CPLD 2016-06-17
      找到了 还挺不好找的。。。 在IP核的下层文件里
    17. vivado错误求教 8/17799 FPGA/CPLD 2016-06-17
      5525 发表于 2016-6-16 23:10 楼主,告警说你脚没连接, 你这个问题应该解决了吧,能生成bit文件了吗
      版主 再请教你一个问题,我现在程序里面有很多的IO都被优化掉了一直报错我就想问下,如何解决这个问题。 我看有人说加(*KEEP = "TRUE"*) 但是还是不好使 谢啦
    18. vivado错误求教 8/17799 FPGA/CPLD 2016-06-17
      5525 发表于 2016-6-16 23:10 楼主,告警说你脚没连接, 你这个问题应该解决了吧,能生成bit文件了吗
      版主 再问个问题,我最近想用k7325T做个以太网的光phy,里面有个Ethernet 1000base-x pcs/pma的IP核,然后我按照它生成的design example添加了一些文件,这些都是他自己生成的,但是报了很多错误 大概的意思是在综合的时候一些IO被优化掉了然后就报类似这样的错误[Place 30-69] InstancePL_TOP_PORT1/IOBUF_SFP/OBUFT (OBUFT) is unplaced after IO placer。 我看有的说加(*KEEP = "TRUE"*)的,不过也没有解决? 弱弱的问一下(*KEEP = "TRUE"*)是加在被优化掉的.v文件里还是新建一个xdc文件呢 谢谢啦
    19. vivado错误求教 8/17799 FPGA/CPLD 2016-06-17
      5525 发表于 2016-6-16 23:10 楼主,告警说你脚没连接, 你这个问题应该解决了吧,能生成bit文件了吗
      其实我是连了,一开始它不行,后来我把这个线练到我这个文件的顶层就好了 。。
    20. Ehternet 1000base-x pcs/pma例化问题 3/6157 FPGA/CPLD 2016-06-16
      自己顶一个

最近访客

< 1/1 >

统计信息

已有23人来访过

  • 芯积分:--
  • 好友:--
  • 主题:51
  • 回复:135

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言