kkkwgwk0083

    1. RS48并联乱码的问题 11/3892 测试/测量 2018-07-27
      topwon 发表于 2018-7-27 11:15 1,不发送数据时,确认两个底板都处于接收状态,对比观察有无第二块底板时总线的波形是否有差异。 2,从图 ...
      感谢TOPWON提醒,就在你回复的同时,我也发现了这个问题。可以说你的问题提到了点上。就是因为第二块板子未接处理器,导致处于发送态了。我要重新改版了。虽然接上处理器是好的,但是如果有问题,就是个隐患。
    2. RS48并联乱码的问题 11/3892 测试/测量 2018-07-27
      通报实验结果,谢谢版主提醒。模块内有匹配电阻。2k~10k的上下拉电阻都没问题。实验室内的线长也不需要加匹配电阻。原因是实际接线图中并联的模块TTL端是没有接电路的。导致收发控制端一直处于发动态。导致乱码。借此疏忽给大家也提个醒。我准备把电路改了。此贴可以结了。谢谢版主!
    3. RS48并联乱码的问题 11/3892 测试/测量 2018-07-26
      kkkwgwk0083 发表于 2018-7-26 19:02 通报实验结果: 两个板子上下拉电阻都换成了10K,两个板子都加了120Ω终端电阻,波特率并不高,2400,现 ...
      芯片是SP485REN
    4. RS48并联乱码的问题 11/3892 测试/测量 2018-07-26
      chunyang 发表于 2018-7-26 18:47 实验测试时,最好单独用个转换模块然后用串口监视软件的16进制模式全时监看。
      通报实验结果: 两个板子上下拉电阻都换成了10K,两个板子都加了120Ω终端电阻,波特率并不高,2400,现象依旧。
    5. RS48并联乱码的问题 11/3892 测试/测量 2018-07-26
      chunyang 发表于 2018-7-26 18:13 注意,终端电阻只能在总线的两端设置,不能多也不能少。R6和R11取值太高,应改为20欧。偏置电阻的取值则要 ...
      感谢版主帮助,我说下实验步骤:1. 终端电阻我的两个底板暂时都没有加,因为实际接线很短。2. R6 R11我也换成0Ω也不行。3. 上下拉后的电平我也量过了,也没啥问题。请问还有别的思路吗?

最近访客

< 1/1 >

统计信息

已有4人来访过

  • 芯积分:--
  • 好友:--
  • 主题:1
  • 回复:5

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言