-
那请问,CPLD程序中还需不需要对DSP对应的XWE引脚(读写)和XZCS0AND1引脚(片选)送过来的信号进行判断识别?我个人感觉不需要,因为CPLD没有反馈给DSP,只是读取数据啊。
-
非常感谢回复,再次请问,我查了下书,读写、片选信号都是DSP发出的,我理解为,对应DSP的程序中是不是要相应的对XWE引脚(读写)和XZCS0AND1引脚(片选)输出信号的高低电平进行控制?但我没查到如何控制,不知道是如何控制的(是通过寄存器么)?此外,我写的CPLD程序是不是还需要对对应的引脚送过来的信号进行判断?盼回复,再次感谢。
-
谢谢!但还是有疑问,请指教。
我看书上扩展DSP的存储空间一般直接将DSP和FLASH、RAM通过地址线和数据线连接,是不是CPLD还可以做为存储器,还是通过CPLD将DSP和FLASH、RAM连接起来?
CPLD用于扩展DSP的外部接口时,起了什么作用?电路连接上有什么要求?望能详细说明。
-
求帮助啊!