achunjcc

    1. lattice 1016 5/4123 FPGA/CPLD 2010-11-17
      我用QUARTUSII编了一个7128的软件,倒是没有费什么事,LATTICE好像真的用的人不多啊,可能都是高手在用吧:)
    2. lattice 1016 5/4123 FPGA/CPLD 2010-11-17
      ispLSI1016和ispLSI2032两种器件的Y1端是功能复用的。如果不加任何控制,适配软件在编译时将Y1默认为是系统复位端口(RESET)。若欲将Y1端用作时钟输入端,必须通过编译器控制参数来进行定义。 在一份资料中就看到了这样一段话,具体怎么定义的就没有讲。请高手指点啊。
    3. lattice 1016 5/4123 FPGA/CPLD 2010-11-17
      唉,谈什么使用经验,网上的资源这么少,遇到一点点问题都要费好多工夫,像目前遇到的是使用1016的这个芯片,有几个双功能的管脚,我把信号加上去后一编译就提示错误,说是这个管脚默认的是另一个功能(在线编程管脚),可是整个软件中我也没有找到设置的地方啊,盼前辈指点呢,不胜感谢!
    4. Lattice设计软件中文教程集 77/24653 FPGA/CPLD 2010-11-16
      呵呵,全是LATTICE的新手吗?有个有经验点的就好了
    5. Lattice设计软件中文教程集 77/24653 FPGA/CPLD 2010-11-16
      呵呵,下来了才知道原来到处都能找到的,我早就有这个资料了,还是谢谢您的热心
    6. EPM7128S 的以下管脚如何处理? 6/5213 FPGA/CPLD 2010-11-16
      唉,看来是刚学,要不然就找个老师,要不然就下功夫买一本书使劲看看吧,要不然就一个字:累,烦。 前面的四个管脚是在线编程必须要用的管脚,数据输入输出,时钟,TMS的定义我忘掉了。后面的GND和VCC更是基础中的基础了,就是地线和电源信号。祝你进步。

最近访客

< 1/1 >

统计信息

已有101人来访过

  • 芯积分:--
  • 好友:--
  • 主题:2
  • 回复:6

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言