-
电路很简单,可以仿真一下,在OUT端施加一个100V正弦波或者脉冲信号看看
-
滤波器的截止频率,意思并不是说以这个频点为界限超过的就不能通过,滤波器的真实含义是:在临界频率上,信号会被削弱6dB。不是说完全通不过,只是被压制了幅度了,并且被压制的幅度与频率相关。LC滤波器之后由波动是因为后级负载的切换产生的,一般是DC-DC电路。
-
非常不错
-
学习一下,赞
-
这是啥,下下来看看,感谢
-
盖革计数器方案是靠谱的,第二种感觉就是扯淡的智商税,这个检测的不是我们理解的“辐射”,只是利用霍尔效应检测的磁场变化,这种虽然也是辐射,但这可不是高能辐射,如果这种辐射都要防备,那我们就不用活了
-
可以买一个,主要是起心理安慰的作用。
-
在硬件设计上,尽量预留数字信号远端串接的22/33欧姆匹配电阻,在末端预留小的接地电容,时钟电路串接磁珠,都是减小辐射可能性的好办法,在电路上信号跳变不是越快越好,二是在满足跳变速率的要求下,尽量缓一点更好。为何超标频点会是工作频率的奇数次倍?因为数字电路工作时基本是方波,方波的FFT是基波及其奇数次谐波的叠加。为何更容易是高频谐波会超?因为电路中的寄生电感效应,小电感对高频信号更敏感,举个例子,很经典的,电容的阻抗-频率特性曲线,都是对号型的,到了高频时,电容都变成电感了......
-
RC和LC低通滤波,可以简单理解成超过一定频率的信号会被电容短接到地,当然,只是简单理解。换一个思路,从阻抗的角度来进行计算可能可以看到更丰富的内容,高频下C形成的阻抗变低,等效于分压后剩余的幅度成分变小了。从你叙述的5个频点超标来看,似乎是在做辐射RE测试的时候有超标?如果是这样的话,那你首先要考虑的不应该是加RC/LC滤波,首先要考虑的是辐射泄漏点在哪里,因为不一定可以通过低通滤波来削弱超标频点,因为RE测的是公模信号,一般我们讲RC/LC低通滤波,是对差模信号进行的处理哦