BIT_Wang

    1. altera DDR3 ip调用综合pll配置失败 4/6774 FPGA/CPLD 2019-01-11
      楼主请问你的问题解决了么,我最近也遇到类似的问题解决不掉了
    2. LVDS接收 6/2736 Altera SoC 2018-11-19
      yupc123 发表于 2018-11-16 15:16 Altera 里我没看到过iodelay,但是你这种情况我也碰到过,我一般是通过时序分析解决的。你不会吧,有一个 ...
      请问你具体是怎么解决的啊,我没太明白~
    3. LVDS接收 6/2736 Altera SoC 2018-11-15
      补充:设计了一个FPGA处理板,驱动一款图像传感器,传感器发送8对LVDS数据信号,我用FPGA接收,PCB设计中差分线的等长都很严格,PCB板也没问题,传感器的手册中说明了这8对LVDS信号之间不是同步的,实际接收需要对齐操作(bit对齐、word对齐、通道对齐),然后传感器对应的开发板是xilinx的,给的例程bit对齐是用iodelay来计算每对差分的延迟进行对齐。我现在用altera的FPGA做,没找到类似这样的功能,接收的8对LVDS数据有的正确有的乱,所以想请教一下如何用altera的FPGA在接收的时候能让8对LVDS信号同步
    4. LVDS接收 6/2736 Altera SoC 2018-11-15
      PS:我看的xilinx的FPGA例程是用iodelay来控制每个通道的延迟

最近访客

< 1/1 >

统计信息

已有6人来访过

  • 芯积分:--
  • 好友:--
  • 主题:2
  • 回复:4

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言