cncqzxj

    1. 今天新购的LM7171到了,换上之后工作正常。看来真是chunyang所说:运放未工作,信号耦合过去的 JS害死人呐!  
    2. se7ens 发表于 2021-5-21 17:47 看你描述的现象 你实际使用的应该是+/-5v的LM7171  
      抱歉这两天没看帖。 实际使用的电源电压是+/-12V,与仿真电路一样,没带负载。 运放具体型号是LM7171AIM,好像没有电压等级区别。 至于运放是不是Y货,我也说不清,是在天猫上看似正规的店买的5片。为排除此项嫌疑,又到另一家貌似更正规的店买的1片,下周再试。如果还有问题,准备直接到TI的官网上去买样片,不过手续好像很复杂。
    3. reflectometry 发表于 2021-5-21 16:33 这个要物理断开
      真实的示波器是两通道的
    4. reflectometry 发表于 2021-5-21 16:04 示波器量输入,输出信号,要接到地上,不是真的接到同向和反向端吧?
      没明白你的意思。示波器两表笔分别有一个侧向引出的鳄鱼夹,都夹在地。表笔前端的钩子,分别钩在信号点和运放输出点。
    5. chunyang 发表于 2021-5-21 15:16 建议你先仔细看看7171的器件手册,注意参数和管脚定义。
      谢谢你的提醒。管脚方面,LM7171与AD8021是相同(8021的1、5、8脚不用,LM7171本身就是NC,其它相同),AD8021能工作,LM7171就出怪相。参数方面我也看了,还真不知道是那个参数的问题,大概水平不够吧。当初选LM7171,就是看中其摆率特别高,达4100V/us,没想到会这样。
    6. chunyang 发表于 2021-5-21 13:58 楼主图应该是运放未工作,输入信号通过线路耦合过去的,需仔细检查器件和电路连接。
      从调试过程看着不像运放没工作:刚通电时输出偏移很多的,全在0V以下。调节电位器升高运放正端的电压,整个波形上移,调至正负大致相等,才形成图中模样。由此来看运放也在工作,只是行为很怪异。
    7. reflectometry 发表于 2021-5-21 13:55 你再换回去试试,也是可以的
      已经换了,而且换了另外一片新的LM7171,现象依旧。
    8. reflectometry 发表于 2021-5-21 13:24 将地接好,就搞定了。
      请问您指的是哪里的接地?
    9. 换了一片AD8021,波形正常了。只是先前的LM7171是啥原因?    
    10. maychang 发表于 2021-5-20 20:52 按照黄色波形,脉冲顶部向下倾斜,通常这表示放大电路低频响应比较低。 至于输入输出变成了同相,我不知 ...
      我断开输入,用直流试验,输入0V时输出为3V,输入3.3V时输出为0V。反相关系又是正确的。一接方波就同相了,真是怪事。 另外实测放大器正端电压1.86V。  
    11. Xilinx_Zynq_Book_ebook 9/3952 FPGA/CPLD 2020-02-27
      这个资料好,顶一下
    12. Quartus 17.1以后怎样生成HPS_0.h 2/2286 FPGA/CPLD 2019-01-24
      原来是少装了个模块:SoCEDSSetup-17.1.0.590-windows.exe。重新装机时忘了步骤了。 抱歉,打扰各位了。
    13. 学习altera Cyclone IV 请教 4/3124 FPGA/CPLD 2019-01-24
      Cyclone IV 的芯片手册中文版,有点作用,不大
    14. 这个地方应该加4。 因为定义的寄存器是32bit,就是4byte,所以R1的地址+4,R2的地址的+8,以此类推。 记得上次说过直接指针访问就很方便: unsigned long * p =(unsigned long * )(virtual_base + ( ( unsigned long  )( ALT_LWFPGASLVS_OFST + PIO_LED_BASE) & ( unsigned long)( HW_REGS_MASK ) ) ); 用p[0]、p[1]直接读写,系统自己会算的。
    15. 关于寄存器挂上AXI总线的问题 8/4340 Altera SoC 2018-07-01
      这位同学好像对c语言的指针不太了解。通过例子上的方法得到的是一个指针p,通常称为基址。 要读寄存器a,c语言的语法为 Ra = p[0]; 读寄存器b,语法为 Rb = p[1]; 以此类推。 要写寄存器b,c语言的语法为 p[0] = Ra; 写寄存器b,语法为 p[1] = Rb; 以此类推。
    16. 新手,请大家帮忙指点下。 1/3039 Altera SoC 2018-06-29
      友晶DE1-SoC板子最好用Quartus  16.0,友晶的最新例子都是在16.0下做的,17以上的就会遇到IP升级问题,有时候升不上去就报这种 time-limited 错。 另:学习的路径就是认真做友晶的6个例程(官网上下载最新版),反复认真体会。
    17. DE1-SoC板如何用无线网卡? 3/3181 Altera SoC 2018-01-30
      phdwong 发表于 2018-1-30 10:05 需要加载驱动 我之前用zynq调试过无线 步骤大概如下: 在你的kernel上编译驱动文件, 系统启动后 ...
      能否说得更详细一些,谢谢。 我也查了一些资料,好像需要用iwconfig等命令,但这个Linux上没有。 1、是否需要重新编译内核?可不可以用动态加载模块的方式解决 2、如果可以用动态加载模块的方式,需要什么模块?这个模块是去下载现成的,还是要下载源码自己编译? 3、如果一定要重新编译内核,需要增加什么模块? 以上问题也是我现在正在查找的。如果没有确切答案,能否指个方向,比如某网站上有类似问题的讨论。谢谢
    18. sink_ready 为低 12/2884 Altera SoC 2017-11-24
      楼主那个破解了的fft IP核能发一个给我吗?邮箱:cncqzxj@126.com 我最近可能要用到FFT,正好来研究研究。
    19. EEWORLD大学堂----小波与滤波器组 1/1051 DSP 与 ARM 处理器 2017-11-07
      课时15怎么只有3分50秒,也与前课接不上
    20. DE1-SoC板上DDR3的物理地址? 4/3042 Altera SoC 2017-10-14
      都会死机

最近访客

< 1/1 >

统计信息

已有14人来访过

  • 芯积分:26
  • 好友:1
  • 主题:11
  • 回复:43

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言