-
相位差累积是什么概念?同频时钟,相位差应该是始终固定的,为啥会累积?
FIFO不就是用来解决跨时钟域的问题的吗?
-
正常的函数调用是上层调用底层,而对于中断处理来讲,中断入口即中断向量表所指向的函数本身是底层函数,BSP一般会提供。在实际使用的时候,中断来了之后结合具体的应用和应用场景需要不同的应用处理。应用处理相对BSP来讲已经是上层函数了,这个上层函数要在中断入口处理里边被调用,就形成了和正常的上层调用底层的逻辑相反的调用逻辑,此时上层的函数就被称为回调函数,call back。
-
看看gpio模块有没有解复位吧。
-
ubuntu的embedded版本也是自带gcc, gdb这些工具链的。现在嵌入式的linux发行版和桌面版差不多了,工具超级全。
-
angstrom的rootfs里边都带了gcc, gdb全套工具链,可以在ARM上本地编译,调试。
-
ARM的系统控制寄存器太多了,虽然灵活,但是一些问题对不熟的工程师来讲就是疑难杂症。
-
然后MAC根据你的配置,在做MAC层解析的时候,按你的条件过滤出你想要的以太网帧,你不想要的应该是MAC可以自动discard掉
-
对应的寄存器中配置你要过滤的MAC地址
-
USB300只是一个USB PHY哦,USB CORE,HPS里边集成了一个2.0的支持OTG的
FPGA里边实现一个USB CORE?这个没有免费的IP吧,而且资源占用相当大啊,CV就不用考虑了
-
Agilex 5系可以看看,FPGA有小容量的,其他规格也不低
ARM还是大小核的
Intel® Agilex™ 5 FPGA and SoC FPGA Product Overview
-
确定是Agilex M-series吗?这个系列个人玩不了吧
Intel® Agilex™ 7 FPGAs and SoCs M-Series Product Table
https://www.intel.com/content/www/us/en/content-details/721636/intel-agilex-7-fpgas-and-socs-m-series-product-table.html
-
UART有几个免费IP可以直接用哦
16550 UART IP,功能全,就是资源消耗多一点
还有一个精简的,应该是altera自己的UART IP,功能没有16550那么多,资源占用少一点
看客户需求来定机型
串口服务器有市场的,行业应用领域
-
搭车2440 150¥出,带屏
-
DTB不管引脚复用的配置,引脚复用的配置是在preloader中初始化的
-
破解不了,30天试用版功能已经够了,麻烦的就是一个月要重新生成一次license。
cygwin里边启动DS-5就是执行eclipse命令
-
好帖,好久没见过这么有深度的技术分享帖了{:1_103:}
-
你的preloader.ds有问题,把里边的reset去掉试试。
如果还不行,你把QSPI擦除再试试
-
找哥买芯片,哥给你例程
-
别瞎扯,这也叫SMP?我还没见过裸奔的SMP
-
前一段时间在cyclone v soc上调完openwrt之后,反而觉得altera的东西还是一如既往的好用,好多东西本来以为还要花很多时间自己弄的,没想到其实都有现成的资源
呵呵,学习、使用某一个平台,重点是深入进去,不要浮于表面人云亦云。等你真正把一个平台掌握熟了之后,你会发现很多东西、技术、平台都是通的
就使用占比情况来看,目前zynq确实占优,这个是指真正做产品在用的。民间当然也有一些人玩,而且这波人绝对比玩altera soc的人多,就像当年玩三爽的s3c2410一样,玩的人确实非常非常多,各式各样的开发板满天飞,真正拿来做产品量产的实际没多少家。不过我所知道的几家用zynq的都是大户,一个做运动控制,一个做矿机,好在哥今年在这两个领域也搞定了两个国内top的大客户,马上也要进入量产阶段