-
-
呵呵,不错
-
好资料啊!谢谢楼主
-
这里应该和DDR、DDR2等的控制器差不多~~
-
IO口多用带时钟的并行传输
IO口不足用SPI
最好别用总线,因为对FPGA的资源占用过多,而且主机侧配置起来往往也会出乎意料的繁杂而易错
-
假设你用altera的quartus ii ,在tools下的 megawizard Plug-In Manager 让后好像在IO下面有PLL的IP核,跟着向导把参数都选上就哦了。
-
我不是作者,只能根据我的理解了
1、自动测试,是有测试向量和测试结果的,可以由数据来辨别,只要测试结果和预想的相符就是正确的,不局限波形,不然,看波形的任务还大了……
2、静态时序分析,也称STA,是根据已经定好了的元件特性、时钟等要素来估算路径是否有违例。
-
开发板上有AD的比较少