注册
登录
电子工程世界-论坛
返回首页
EEWORLD首页
频道
EE大学堂
下载中心
Datasheet
专题
单片机
物联网
汽车电子
嵌入式
手机/便携
模拟电子
家用电子
网络通信
电源管理
工业控制
测试测量
半导体设计/制造
安防电子
传感器
医疗电子
wei_along的个人空间
https://home.eeworld.com.cn/space-uid-672684.html
[收藏]
[复制]
[分享]
[RSS]
空间首页
动态
记录
日志
相册
主题
分享
留言板
个人资料
借用开发板
论坛
淘帖
Collection
查看新帖
最新回复
社区活动
联系管理员
我的空间
帖子
日志
收藏
好友
勋章
积分
安全验证
请完成以下验证码
日志
Xilinx virtex-6 FPGA 双网口通信的问题
已有 772 次阅读
2016-8-15 11:35
大家好,我们实验室自己研发了一个实验板,主芯片是virtex-6 LX240T(设计类同ML605开发板),采用的网口设计是FPGA+88E1111,但是设计了两个这样的网口,其中一个网口(该网口与ML605开发板网口一致)已经测试通过,能够正常与PC进行通信,但是另外一个网口(新设计的网口)根本无法与PC通信,请问大神:1.有什么办法可以让新设计网口正常通信?2.怎样能使两个网口同时工作?
目前我已经做过如下操作:
1.对于与ML605开发板网口一致的那个网口,通过lwip协议进行测试,底层代码由实验室师兄编写,通过!
2.对于新设计的网口,我先修改底层代码中的引脚约束,将原本约束到第一个PHY芯片引脚上的信号,约束到第二个PHY芯片上,重新生成bit流文件时,就出现错误。请大神帮帮忙!
本文来自论坛,点击查看完整帖子内容。
收藏
邀请
举报
评论 (
0
个评论)
涂鸦板
您需要登录后才可以评论
登录
|
注册
评论
wei_along
加为好友
给我留言
打个招呼
发送消息
热门文章
头条资讯
自食其力:工程师作为吃货都这么与众不同!
关于未来——下一个10年的科技发展趋势
5G的好戏还在后台,高通虚位以待!
股市芯情:半导体设备下游产业加速转移 设备自主可控势在必得
不爱种技术「盆景」的百度Apollo,到底在做啥?
应 | 新闻:应用材料公司荣获英特尔首选优质供应商奖
新增数据手册
S-1701C5042-M5T1G
0805M101K101ET
MS27467Y11F98PA
CA3102E36A34S-B-111
2CDS272006R0165
SIT9045AMA22-XXEHA150.000000E
热搜器件
51CD30-01-1-AJS
1-1474654-1
D38999/26WG41SC-LC
ELM 3-630
Schottky Diodes 120V
AGRF1000-2
推荐下载
MAX3524E
免费:运算放大器实用指南-国半应用资料
数字电压表的设计
黄河数字流域模型
7 GHz Amplifier Fabricated on
页面源于82801AA (ICH)-2
推荐关注
《Linux内核深度解析》-系统调用学习
《Linux内核深度解析》-- 内核互斥技术
电池插入检测电路
过孔的设计孔径是真的很重要,但高速先生也是真的不关心
本地匿名化解决方案:隐私保护、自主掌控和高效运行!
移动式电子汽车衡行业数据分析报告2025