注册 登录
电子工程世界-论坛 返回首页 EEWORLD首页 频道 EE大学堂 下载中心 Datasheet 专题
wei_along的个人空间 https://home.eeworld.com.cn/space-uid-672684.html [收藏] [复制] [分享] [RSS]
日志

Xilinx virtex-6 FPGA 双网口通信的问题

已有 772 次阅读2016-8-15 11:35

       大家好,我们实验室自己研发了一个实验板,主芯片是virtex-6 LX240T(设计类同ML605开发板),采用的网口设计是FPGA+88E1111,但是设计了两个这样的网口,其中一个网口(该网口与ML605开发板网口一致)已经测试通过,能够正常与PC进行通信,但是另外一个网口(新设计的网口)根本无法与PC通信,请问大神:1.有什么办法可以让新设计网口正常通信?2.怎样能使两个网口同时工作?
       目前我已经做过如下操作:
       1.对于与ML605开发板网口一致的那个网口,通过lwip协议进行测试,底层代码由实验室师兄编写,通过!
       2.对于新设计的网口,我先修改底层代码中的引脚约束,将原本约束到第一个PHY芯片引脚上的信号,约束到第二个PHY芯片上,重新生成bit流文件时,就出现错误。请大神帮帮忙!

本文来自论坛,点击查看完整帖子内容。

评论 (0 个评论)

facelist doodle 涂鸦板

您需要登录后才可以评论 登录 | 注册

热门文章