注册 登录
电子工程世界-论坛 返回首页 EEWORLD首页 频道 EE大学堂 下载中心 Datasheet 专题
wangjiaqi_ys的个人空间 https://home.eeworld.com.cn/space-uid-434681.html [收藏] [复制] [分享] [RSS]
日志

关于VerilogHDL中位拼接运算符的理解

已有 7441 次阅读2014-6-12 18:37 |个人分类:FPGA_Verilog HDL| Verilog, HDL, 位拼接运算符

1.截取数据的不同位数进行拼接:

 

例:data1 = 0100_1101

data2 = 1011_0011

data = {data1[3:0],data2[7:4]}

则可得:data = 1101_1011

 

2.作为移位运算符使用,即在一个数据中对不同的位进行拼接,可以实现移位的作用:

这里需要补充一下移位运算符的用法:

左移:<<              右移:>>

在使用移位运算符时,无论是有符号还是无符号类型,移位出现的空缺一律用0填补,但是当进行的操作数和结果数位数不一致时,二者有明显的差异:

无符号类型:当操作数和结果数不一致时,需要在高位填0后,再进行移位;

有符号类型:当操作数和结果数不一致时,需要在高位填补符号位后,再进行移位。

 

对于移位运算符,要根据具体的电路去截取不同的位数,这里举一个例子:

data = 0011_0101

data1 = {1’b0,data[7:1]},则data1 = 0001_1010

data2 = (data >> 1),则data2 = 0001_1010

二者实现的效果是一致的。

评论 (0 个评论)

facelist doodle 涂鸦板

您需要登录后才可以评论 登录 | 注册

热门文章