|
LCD一般需要三个时序信号:VSYNC、HSYNC和VCLK。
VSYNC是垂直同步信号,在每进行一个帧(即一个屏)的扫描之前,该信号就有效一次,由该信号可以确定LCD的场频,即每秒屏幕刷新的次数(单位Hz)。
HSYNC是水平同步信号,在每进行一行的扫描之前,该信号就有效一次,由该信号可以确定LCD的行频,即每秒屏幕从左到右扫描一行的次数(单位Hz)。
VCLK(dclk)是像素时钟信号。
1, 水平扫描
垂直扫描
LCD时序发生器以DCLK为时钟基准,也就是像点时钟,每个像素点的数据以该时钟驱动进入LCD。,1为水平扫描时序,其中,DATA为18位数据信号(本设计中只用其中的16位),DENA为数据有效信号,高电平使能,其有效宽度THA为640个DCLK;HD为水平同步信号,低电平有效,其有效宽度TWHL为96个DCLK。一行640个象素扫描完毕之后,控制器将驱动HD有效,在HD有效之前插入THFP(Horizontal Front Porch)为16个DCLK,有效之后插入THBP(Horizontal Back Porch)为144个DCLK,然后再开始下一行的扫描。
每扫描一行,将一行(640个象点)的画面显示;
每扫描一帧(320行),就将整个屏幕刷新了一次。