- 2024-09-19
-
发表了主题帖:
驱动芯片输出电流问题
如图,VND9008AJ这款高边驱动器,是双输出通道
(1)橙色和蓝色方框中的67A是指,两个输出通道电流之和的最大值吗?如果是最大值应该是有时间限制条件的吧
(2)该器件的导通电阻典型值(Rds(on)=9.4mΩ)出现在常温且输出电流为4.6A的工况下(绿色方框所示),是不是指每个通道的额定值为4.6A?
- 2024-09-12
-
回复了主题帖:
信号复用芯片输出波形问题
maychang 发表于 2024-9-12 09:21
【首贴说的没接负载是指这个负载】
这个【负载】,甚至都不是MCU的负载,说它作甚?MCU接上了,这就够 ...
首贴ABC三个通道选择引脚由MCU控制,输入的8个引脚是按照ABC的真值表选通,不确定是不是轮流导通,查看芯片M74HC4851YTTR手册,可得知开关时间是8.6ns,这与首贴测试波形图的时间并不一致(橙色箭头所指)
-
回复了主题帖:
信号复用芯片输出波形问题
maychang 发表于 2024-9-11 17:21
【测量时没有接负载】
这句话是什么意思?3脚(X)未接到MCU?还是X0~X7都悬空?A/B/C三脚有地址信号否 ...
首贴图中所有的电气连接以及供电都正常
这个信号的正常响应过程是:
从外部输入的CON_Low_Beam_IN信号(低有效)经过采集电路
送至信号复用MUX芯片(图中U2),U2的输出TP1
送至MCU处理后,由MCU给高边预驱动芯片BTS71220(MCU部分和BTS71220部分首贴未画出)发出输入信号,最后由后者输出驱动信号点亮负载灯,首贴说的没接负载是指这个负载
- 2024-09-11
-
发表了主题帖:
信号复用芯片输出波形问题
如图所示,测量一个外部输入的灯光信号(低电平有效),信号CON_Low_Beam_IN经过采集电路后,生成Low_Beam_IN后送给复用芯片U2,通过TP1输出后给MCU处理,其中VBAT_SW=12V,VCC=5V
示波器测量出的TP3信号和TP2信号波形都符合预期(因为信号低电平有效,信号有效时TP3被拉低,TP2也随之拉低),但是复用芯片U2的输出TP1为何一直处于脉冲波的状态?(测量时没有接负载)
- 2024-08-29
-
回复了主题帖:
电容充电时间计算问题
maychang 发表于 2024-8-29 08:59
这种情况,充电开始时近似恒流充电,充电到一定程度,近似为恒压串电阻充电。换句话说,电源本身就是时间 ...
谢谢,追问一句,一开始是以恒流充电,是当充电到0.63倍电源电压后,就开始近似为恒压串接电阻充电模式了吗?
- 2024-08-28
-
回复了主题帖:
电容充电时间计算问题
maychang 发表于 2024-8-28 18:02
楼主如果将电阻R1由1欧改成100欧,再测量一下上升时间,估计会与计算值符合得很好。
如果电阻R1还是1欧姆,这款三端稳压器的输出电流也查过,是150毫安,那么想理论计算出首贴的上升时间,该如何计算?
-
发表了主题帖:
电容充电时间计算问题
如图所示 通过LDO生成5V电源
5V输出所接的大电容,为如图C1-C7所示,其余还有一些10nF的旁路电容为计入
则从LDO输出的5V应通过电阻R1对C1-C7的等效电容(电容相加,约为60uF)充电
时间常数τ=R×C=1Ω×60uF=60us
按照RC电路充电公式Uc=U×[1-e^(-t/τ)],且按5个时间常数计算
那么充满电的时间因该是5×τ=300us
但是测试出来的上升时间却是27ms
- 2024-07-11
-
回复了主题帖:
上拉电路的波形分析
maychang 发表于 2024-7-11 09:46
【至少D2中靠近GND的那一个二极管就无法导通】
未必无法导通。
假定初始状况是EN_IC为零,电容C3两 ...
“EN_IC第一个低电平,EN_IC为零,在C3(左正右负)两端电压作用下,D2下面二极管导通(!!),C3放电。”前面都看明白了,到了这儿,输入信号为低,C3的放电路径应该是,从C3左侧》GND》下面那个二极管的正极》下面那个二极管的负极》回到C3右侧,此过程电能不经过C4,即使经过C4,也会被刚才路径分流,则如何让C4电压增加,达到倍压输出的效果?
-
回复了主题帖:
上拉电路的波形分析
maychang 发表于 2024-7-10 20:24
【另外,追问两个问题】
两个问题一并回复。
C3、两个二极管D2、C4构成倍压整流电路。原电路的目的 ...
“C3、两个二极管D2、C4构成倍压整流电路。”从首贴图2的黄色波形可以看出,信号EN_IC波形幅值没有负值,这样的脉动波是不能实现倍压整流功能的吧,至少D2中靠近GND的那一个二极管就无法导通。
- 2024-07-10
-
回复了主题帖:
上拉电路的波形分析
maychang 发表于 2024-7-10 20:16
在4楼我说U6可能是74LSXX系列数字芯片。你先告诉我是不是该系列芯片?如果是,那么3楼回复作废。
U6是74LVC2G14
-
回复了主题帖:
上拉电路的波形分析
maychang 发表于 2024-7-10 19:23
【但当EN_IC信号(TP2)持续拉低时,为什么Q1的集电极电压(TP6)没有被电阻R5拉高,依旧是低电平(如图3所 ...
谢谢指导,我往这方面去检查检查另外,追问两个问题第一,电容C3去掉行不行,因为输入信号EN_IC是从mcu引脚发出,不要这个C3隔直电容行吗?第二,D2在此的作用是什么,还是双向器件
-
发表了主题帖:
上拉电路的波形分析
如图1所示,正常情况下,EN_IC信号(TP2)是以固定频率高低翻转的方波信号,此时Q1的集电极电压(TP6)被拉低,从图2的黄线(TP2)和绿线(TP6)可以看出来这点
但当EN_IC信号(TP2)持续拉低时,为什么Q1的集电极电压(TP6)没有被电阻R5拉高,依旧是低电平(如图3所示)?
- 2024-05-11
-
发表了主题帖:
高边驱动外围电路问题
如图,高边驱动芯片VN9D5D20F的外围电路示意图
其和MCU通过SPI通讯的四条线中
CSN SCK SDI 引脚的串接电阻都是k欧姆级别的(图中所示的2.7k)
而为何唯独将SDO引脚的串接电阻设计为欧姆级别(图中所示的200欧姆)
实际中,如果将200欧姆更换为2k,测出的通讯各个引脚波形都是尖峰,不是方波,当恢复为200欧姆后,就都正常了,这是阻抗匹配的原因吗?
- 2024-01-12
-
发表了主题帖:
高驱芯片通道输出电流问题
如图,是高驱芯片BTS7020-2EPA的部分手册资料
图一说到的最大通道负载电流IL,可以通过图2表格关系得到,图2是否这样看:
比如VDS=5V时,过载阈值变量(overload threshold variation)这个参数图中显示为1,是不是说明此时的通道过载电流保护的阈值为此前正常值(5A)的1倍,即通道保护阈值为5A?
- 2023-12-21
-
回复了主题帖:
引脚输入电流的问题
maychang 发表于 2023-12-21 09:54
三个模块电路Temperature Limit、Current Limit、Current Sense消耗的电流之和,也不如这个MOS管门极源极 ...
如果对输入直流信号的阻抗很大,那么首贴图中限流电阻R151存在的意义,是防止芯片内部短路,比如之前所说的等效电容对地短路,导致输入电流过大而设计的吗?
-
回复了主题帖:
引脚输入电流的问题
maychang 发表于 2023-12-21 08:32
【电路图中电阻R151左边的输入信由MCU发出,MCU供电为3.3V,则输入到IN1引脚的电流为3.3伏特除以1千欧姆, ...
这是芯片的简易内部模块图,为什么可以认为输入引脚对地阻抗相当于一个对地电容?
-
发表了主题帖:
引脚输入电流的问题
如图,低驱芯片NCV8402D的部分电气参数图,可知门极(电路图中的IN1)引脚最大输入电流为0.4mA,而电路图中电阻R151左边的输入信由MCU发出,MCU供电为3.3V,则输入到IN1引脚的电流为3.3伏特除以1千欧姆,等于3.3mA,这个数值远大于0.4mA的限制值,这个问题怎么理解?
- 2023-10-19
-
发表了主题帖:
半桥谐振变换器的原理问题
如图,半桥LLC谐振变换器。
【1】在该阶段,是Q1刚刚导通的时刻后,为什么谐振电流(图中绿色虚线)依旧是从右往左流向输入Vin(即给Vin输入了能量),而不是马上由Vin通过Q1对谐振腔和变压器原边进行励磁呢?
【2】变压器原边为什么要画出两个绕组(一个是图中原边的Lp,另一个是和Lp并联的带有同名端的绕组)?
在图示的上一个工作状态是上下两管(Q1、Q2都关断),谐振电流(即图中绿色虚线)从右往左,一路通过Q1的体电容(Coss1)并为该电容放电,另外一路通过Q2的体电容(Coss2)并为该电容充电。当Coss1电容放电接近完成(此时Coss2电容充电也接近完成),谐振电流流经已经导通的Q1体二极管,然后Q1实现ZVS导通。
统计信息
已有241人来访过
-
芯积分:209
-
好友:--
-
主题:207
-
回复:668
留言