VCC135

  • 2021-11-26
  • 发表了主题帖: 基于3U PXIe 的ZU11EG的通用主控板

    基于3U  PXIe 的ZU11EG的通用主控板 1、板卡简介 基于3U PXIe的ZU11EG/ZU7EG/ZU7EV的通用 ,实现FMC的数据接口和主控计算,广泛应用于工业控制,检测,视觉处理。支持工业级温度工作。 2 主要功能 1 板卡核心芯片使用ZU11EG-2FFVC1156I MPSOC处理器,PL端一路DDR4 64bit,PS端一路DDR4 64bit,支持EMMC、QSPI Flash、 SD卡加载; 2 板内PL支持1个标准FMC HPC接口,支持8个GTH,LA,HA,HB,I2C信号。 3板内PL支持1路PCIeX4的 M.2存储; 4 板内PS支持1路mSATA硬盘,支持2TB容量存储; 5 板内PS支持1路千兆网络,1路调试RS232; 6 板卡PS支持1路I2C总线,连接加密E2POM,和板卡测温芯片; 7 板卡PXIe总线,XP4支持电源输入+12V 8板卡PXIe总线,XP4支持触发信号 Trig[0:7],GA[0:4]; 9板卡PXIe总线,XP3支持2个GTHX4,支持PCIe,Aurora,RapidIO,万兆网,40G光纤等协议。 9板卡PXIe总线,XP3支持USB3.0,DP显示接口 10 板卡PXIe总线,P4支持Can,IO,Uart,SPI接口 11 板卡支持工业级芯片,满足-25℃到+65℃工作。 3 板卡软件 板卡支持 Vivado 2018.3软件开发,完成接口软件测试,Linux操作系统移植和上位机Demo软件开发。实现PS,PL各路接口测试,目前完成PCIe功能开发,千兆网,万兆网的开发,FMC接口匹配公司视频,AD类子卡,有充分的接口互联软件,基础软件功能免费提供,高端软件及复杂软件进行定制。   软件结构: PXIe X86主控板软件界面 本板卡可以作为一个子PCIe设备,与X86主板互联,实现数据的接入和预处理。   板卡也可以作为一个主控管理板,自带显示,鼠标键盘,硬盘存储。通过GTH扩展不同的外部设备,实现多路AD,DA的信号接入,图像的接入。实现震动信号、电力信号,音频信号,图像信号的分析处理。

  • 2021-11-25
  • 发表了主题帖: 基于ZU7EV的FMC 通用PCIe卡

    基于ZU7EV的FMC 通用PCIe卡   1、板卡简介 基于3U PXIe的ZU11EG/ZU7EG/ZU7EV的通用 ,实现FMC的数据接口和主控计算,广泛应用于工业控制,检测,视觉处理。支持工业级温度工作。 2 主要功能     1 板卡核心芯片使用ZU11EG-2FFVC1156I MPSOC处理器,PL端一路DDR4 64bit,PS端一路DDR4 64bit,支持EMMC、QSPI Flash、 SD卡加载; 2 板内PL支持1个标准FMC HPC接口,支持8个GTH,LA,HA,HB,I2C信号。 3板内PL支持1路QSFP+ 光纤; 4 板内PS支持1路mSATA硬盘,支持2TB容量存储; 5 板内PS支持1路千兆网络,1路调试RS232; 6 板卡PS支持1路I2C总线,连接加密E2POM,和板卡测温芯片; 9板卡PS支持USB3.0,DP显示接口 10 板卡PS支持Can,IO,Uart,SPI接口 11 板卡+12V供电,支持工业级芯片,满足-25℃到+65℃工作。 3 板卡软件 板卡支持 Vivado 2018.3软件开发,完成接口软件测试,Linux操作系统移植和上位机Demo软件开发。实现PS,PL各路接口测试,目前完成PCIe功能开发,千兆网,万兆网的开发,FMC接口匹配公司视频,AD类子卡,有充分的接口互联软件,基础软件功能免费提供,高端软件及复杂软件进行定制。   软件结构:   PXIe X86主控板软件界面 本板卡可以作为一个子PCIe设备,与X86主板互联,实现数据的接入和预处理。   板卡也可以作为一个主控管理板,自带显示,鼠标键盘,硬盘存储。通过GTH扩展不同的外部设备,实现多路AD,DA的信号接入,图像的接入。实现震动信号、电力信号,音频信号,图像信号的分析处理。   相对于铁科院板卡修改的内容:   1、 PXIe改成PCIe并增加为X8模式;需要例化程序验证一下。 2、1个 SFP+改成QSFP+; 3、FMC连接信号改成 HPC 标准接口,增加了2个bank IO。GTH移动了bank位置; 4、增加了2个Can; 5、子卡的msata,USB3.0 移动到了本板卡上。 6、网络连接器用了汉仁的HR91110C,集成连接器和变压器 7、修改了连接IO和 LED灯 8、时钟信号有所调整。 9、电源芯片没有变化。 10、调整了PL_nREST 信号位置。  

  • 2021-11-24
  • 发表了主题帖: 基于3U VPX XCZU15EG+TMS320C6678的信号处理板

    基于3U VPX XCZU15EG+TMS320C6678的信号处理板     概述 本板卡系我司自主研发的基于3U VPX风冷、导冷架构的信号处理板,适用于高速图像处理,雷达信号处理等。芯片采用工业级设计。 板卡采用标准3U VPX架构,板上集成一片Xilinx公司ZynqUltraScale+系列FPGA XCZU15EG,一片TI公司的多核浮点处理器TMS320C6678,一片STM32 MCU用于板卡状态监控、电源控制及健康管理功能,板卡集成多片DDR、Flash、PHY、RS422等芯片。 板卡的电气与机械设计依据VPX标准(VITA 46.0),支持导冷,能够满足用户在特殊环境下的使用需求。         图 1:板卡结构框图 硬件参数 表 1:板卡硬件参数 处理器 FPGA: Xilinx XCZU15EG-2FFVB1156I DSP: TI TMS320C6678 主频1.25GHz 协处理器 MCU:STM32F103C8T6 内存 FPGA-PS: 类型DDR4,位宽64bit,容量4GB FPGA-PL: 类型DDR4,位宽64bit,容量4GB DSP: 类型DDR3,位宽64bit,容量4GB 加载方式 FPGA:QSPI,SD卡,eMMC可选择 DSP:SPI加载模式,SPI Flash 32MB LED 四个,电源状态指示灯,FPGA状态指示,DSP状态指示,MCU状态指示 仿真器接口 FPGA: Micro USB接口 DSP: 2x 7Pin JTAG接口,间距2.54mm, MCU: 3pin JTAG接口,间距2.54mm, 复位方式 外复位 前面板 4个状态指示灯 3个处理器仿真器接口 1路FPGA-PS串口 1路FPGA-PS 千兆以太网 VPX接口 P0: IIC总线,外复位,外参考时钟 P1: GTX x16,TTL/LVTTLIO x8 P2: 8路RS422,2路RS232,1路1000BASE-T,2路SGMII,TTL/LVTTL IO x8 性能指标 板载一片Xilinx FPGA XC7V690T-2FFG1761I。 板载一片TI DSP TMS320C6678。 板载一片ST MCU STM32F103C8T6。 DSP连接一组DDR3,64bit位宽,容量4GB,数据速率1333MT/s。 FPGA PS连接一组DDR4,64bit位宽,容量4GB,数据速率2400MT/s。 FPGA PL连接一组DDR4,64bit位宽,容量4GB,数据速率2400MT/s。 DSP 采用SPI 加载方式,SPI Flash容量32MB。 FPGA 采用QSPI,SD卡,eMMC加载方式。 DSP和FPGA通过SRIO x4@5Gbps/Lane,SGMII高速总线互联。 DSP和FPGA通过EMIF16,GPIO,SPI,UART等低速总线互联。 VPX P1支持4组 SRIO x4@5Gbps/Lane。 VPX P1 支持8个TTL/LVTTL电平IO。 VPX P2 支持8路RS422接口至FPGA PL。 VPX P2 支持1路RS232接口至FPGA PL。 VPX P2 支持1路RS232接口至MCU。 VPX P2支持1路1000BASE-T至FPGA-PS。 VPX P2支持1路SGMII至FPGA。 VPX P2支持1路SGMII至DSP。 VPX P2支持8个TTL/LVTTL电平IO。 板卡芯片采用工业级。 板卡结构采用标准VPX 3U大小,支持风冷、导冷结构。 物理特性 尺寸:大小为100mm x 160mm 工作温度:商业级 0℃ ~ +55℃,工业级-40℃~+85℃ 工作湿度:10%~80% 供电要求 单电源供电,整板功耗:50W 电压:DC +12V, 5A 纹波:≤10% 应用领域 高速信号处理 软件无线电 雷达信号处理    

  • 发表了日志: 基于3U VPX XCZU15EG+TMS320C6678的信号处理板

  • 2021-09-29
  • 发表了日志: 射频芯片AD9988简介

  • 发表了主题帖: 射频芯片AD9988简介

    四路4 GSPS@ 12 bit,四路12 GSPS@16 位4T4R 射频芯片AD9988     一、产品概述   AD9988 是一款高度集成的套件,具有四个 16 位、12 GSPS 最大采样率、RF 数模转换器 (DAC) 内核,以及四个 12 位、4 GSPS 速率、RF 模数转换器 (ADC) 内核。该套件通过 4T4R 配置,支持 4 个变送器通道和 4 个接收器通道。该产品非常适合四天线 TDD 变送器应用,在该应用中,接收器路径可以在接收器和观察模式之间共享。可以配置和切换 GPIO 引脚,以支持不同的用户模式,同时保持相位一致性。在 4T4R 配置中,支持的最大射频通道带宽为 1.2 GHz,采样分辨率为 16 位。AD9988具有一个 16 通道 24.75 Gbps JESD204C 或 15.5 Gbps JESD204B 串行数据端口,其中每个变送/接收链路最多可支持八个通道,还有一个片内时钟乘法器,并具有针对直接面向 RF 射频应用的多频带的数字信号处理能力。     二、优势和特点 ●  灵活的可重新配置无线电通用平台设计    ●  变送器/接收器通道带宽高达 1.2 GHz (4T4R)    ●  RF DAC/RF ADC 射频频率范围高达 7.5 GHz    ●  具有多芯片同步功能的片内 PLL    ●  外部 RF 时钟输入选项 ●  多种数字特性    ●  可选的插值和抽取滤波器    ●  可配置的 DDC 和 DUC    ●  8 个细调复数 DUC (FDUC) 和 4 个粗调复数 DUC (CDUC)    ●  8 个细调复数 DDC (FDDC) 和 4 个粗调复数 DDC (CDDC)    ●  FDUC 和 FDDC 是可完全置于旁路的    ●  每个 DUC 或 DDC 都有 2 个独立的 48 位 NCO ●  可编程 192 抽头 PFIR 滤波器,用于接收均衡    ●  支持通过 GPIO 加载的 4 种不同的配置文件设置 ●  接收 AGC 支持    ●  用于快速 AGC 控制,具有低延迟的快速检测    ●  用于缓慢 AGC 控制的信号监控器    ●  专用 AGC 支持引脚    ●  发射 DPD 支持    ●  每个发送数据路径的可编程延迟和增益    ●  DPD 观察路径的粗调 DDC 延迟调整    ●  支持实数或复数数字数据(8、12 或 16 位) 三、 辅助特性    ●  具有可选分频比的 ADC 时钟驱动器    ●  功率放大器下游保护电路    ●  片内温度监控单元    ●  可编程 GPIO 引脚支持模式间的切换    ●  TDD 省电选项和共享 ADC    ●  SERDES JESD204B 或 JESD204C 接口,16 个通道,速率高达 24.75 Gbps    ●  8 通道 JESD204B/C 变送器 (JTx) 和 8 通道 JESD204B/C 接收器 (JRx)    ●  支持子类 1    ●  支持多套件同步    ●  15毫米××15毫米、324 球 BGA,间距 0.8 毫米   四、产品应用   ●  无线通信基础设施 ●  W-CDMA、LTE、LTE-A、大规模多输入多输出(MIMO) ●  点对点微波、E 波段和 5G mmWave ●  宽带通信系统 ●  DOCSIS 3.0+ 电缆调制解调器终端系统 (CMTS) ●  通讯测试与测量系统      EVAL-AD9988     一、产品详情     用户指南介绍了 AD9081-FMCA-EBZ、AD9082-FMCA-EBZ、AD9986-FMCB-EBZ 和 AD9988-FMCB-EBZ 评估板,它们提供操作各种模式和配置下的 AD9081、AD9082、AD9986、AD9988 、AD9207、AD9209 或 AD9177 所需的所有支持电路。还介绍了用于与套件接口的应用软件。这些评估板连接到 ADI 公司的 ADS9-V2EBZ,以使用 ACE 软件进行评估。 该评估板还可以与 Xilinx® 或 Intel®的市售现场可编程门阵列 (FPGA) 开发板连接。“AD-FMC-SDCARD 的使用”部分提供了有关如何使用这些平台来评估 AD9081 或 AD9082 的信息。 ACE 软件允许用户在各种模式下设置 MxFE®,以捕获模数转换器   (ADC) 数据进行分析。DPGDownloaderLite 软件(包含在 ACE 安装中)生成矢量,并将其传输到数模转换器 (DAC),然后可以将其发送到频谱分析仪,进行进一步分析。 如需了解更多信息,请参阅 AD9081、AD9082、AD9986、AD9988、AD9207、AD9209 或 AD9177 数据手册和 UG-1578(套件用户指南),使用评估板时,必须同时参考用户指南。 优势和特点 AD9988 的全功能评估板 带有分析、控制、评估 (ACE) 软件的 PC 控制软件。 由 HMC7044 管理套件和 FPGA 时钟提供板载时钟。 选择切换到外部直接时钟     ADS9-V2EBZ         一、产品详情       当连接到指定的 ADI 公司高速转换器评估板时,ADS9-V2EBZ 可作为数据采集/发射板。ADS9-V2EBZ 上的 FPGA 旨在支持较高速度的 JESD204B/C 数据转换器,可用作高速 ADC 的数据接收器,也可用作高速 DAC 的发射器。   二、优势和特点       Xilinx Kintex Ultrascale+ XCKU15P-2FFVE1517E FPGA。 一 (1) 个 FMC+ 连接器。 (20) 个 28 Gbps 收发器,由一 (1) 个 FMC+ 连接器提供支持 HMC DRAM 简单 USB 3.0 端口接口。 随附两张微型 SD 卡,“TRX”用于 ADRV9026 评估板,“HSX”用于 MxFE™ 评估板。

  • 2021-09-28
  • 发表了日志: ADRV9002双窄带宽带射频收发器

  • 发表了主题帖: ADRV9002双窄带宽带射频收发器

    概述   ADRV9002 是一款高性能、高线性度、高动态范围收发器,旨在针对性能与功耗系统进行优化。该设备是可配置的,非常适合要求苛刻、低功耗、便携式和电池供电的设备。ADRV9002 的工作频率为 30 MHz 至 6000 MHz,涵盖 UHF、VHF、工业、科学和医疗 (ISM) 频段、窄带 (kHz) 的蜂窝频段以及高达 40 MHz 的宽带操作。 ADRV9002 能够同时进行 TDD 和 FDD 操作。         收发器包括直接转换信号路径,具有先进的噪声指数和线性度。每个完整的接收器和变送器子系统都包括直流失调矫正、正交误差校正 (QEC) 以及可编程数字滤波器,因此数字基带中不再需要这些功能。另外,它集成了辅助模数转换器 (ADC)、辅助数模转换器 (DAC) 以及通用输入/输出 (GPIO) 等若干辅助功能,因而可提供额外的监测和控制能力。         完全集成的锁相环 (PLL) 为变送器、接收器和时钟部分提供高性能、低功耗小数 N 频率合成。精心选用的设计和布局技术提供了高性能个人射频应用所需要的隔离。         其中集成了全部压控振荡器 (VCO) 和环路滤波器元件,从而尽可能减少外部元件数量。本地振荡器 (LO) 具有灵活的配置选项,并包括快速锁定模式。         该收发器具有低功耗睡眠和监控模式,可在监控通信的同时,节省功耗并延长便携式设备的电池寿命。         完全集成的低功耗数字预失真 (DPD) 针对窄带和宽带信号进行了优化,并实现了高效功率放大器的线性化。   ADRV9002 的内核可以直接由 1.0 V、1.3 V 和 1.8 V 稳压器供电,并通过标准 4 线串行端口进行控制。其他电源用来提供正确的数字接口电平,并优化接收器、变送器和辅助转换器性能。         使用可配置的 CMOS 或低电压差分信号 (LVDS) 串行同步接口 (SSI) 选项,可支持高数据速率和低数据速率接口。  优势和特点 2 × 2 高度集成的收发器 频率范围为 30 MHz 至 6000 MHz 变送器和接收器带宽为 12 kHz 至 40 MHz 两个完全集成的小数 N 射频频率合成器 LVDS 和 CMOS 同步串行数据接口选项 低功耗监控器和休眠模式 多芯片同步功能 快速跳频 动态配置文件切换,可实现动态数据速率和采样率 完全集成的 DPD,适用于窄带和宽带波形 可通过 4 线 SPI 完全编程 12 mm × 12 mm、196 球 CSP_BGA 通过FMC连接器连接FPGA母板(ZC706和ZCU102) 采用单个FMC连接器供电 包括原理图、布局、BOM、HDL、驱动程序和应用软件     产品应用 •  关键任务通信 •  甚高频 (VHF)、超高频 (UHF),以及蜂窝到 6 GHz •  时分双工 (TDD) 和频分双工 (FDD) 应用    

  • 2021-08-25
  • 回复了主题帖: XC7V690T-2FFG1761I Multiboot 加载方案

    有成熟的产品,希望和工程师沟通

  • 2021-08-24
  • 发表了主题帖: XC7V690T-2FFG1761I Multiboot 加载方案

    XC7V690T-2FFG1761I Multiboot 加载方案   硬件组成 主芯片介绍 Virtex-7系列是Xilinx公司28nm技术的FPGA,相比Kintex-7,Virtex-7具有更多的逻辑资源,GTH支持高达13.1Gbps/lane的传输速率。Virtex-7 690T资源列表如下所示: 板卡功能指标 功耗评估 功耗评估结果如下图所示: 板卡共计4片DDR3L,在高温65℃条件下,预估总功耗3W; 综合以上数据,考虑板卡+12V供电时,电源芯片工作效率在85%左右,因此系统在环境温度65℃时总输入功耗约为40W; 电源方案设计 时钟方案设计 复位方案设计 Multiboot 加载方案 Multiboot方案是在配置芯片中放置四个不同的程序,根据RS[1:0]的选择加载不同的程序到FPGA,实现不同程序的引导使用,硬件连接方式如上。 FPGA的重配置操作,是通过专用的ICAPE原语向配置模块发送IPROG命令来实现的。在应用设计中,只需要在应用程序中例化一个ICAPE2原语来实现相关命令序列即可实现MultiBoot特性; IPROG命令效果与在PROGRAM_B引脚产生一个脉冲的效果类似,但是但是IPROG命令不对重配置逻辑进行复位。FPGA内的重配置逻辑接收到IPROG命令后,FPGA执行复位操作,但不对重配置逻辑进行复位,并且将INIT_B和DONE引脚拉低。FPGA清除了所有的配置存储后,INIT_B端口被拉高。最后,WBSTAR寄存器的值被用来重新配置FPGA。 IPROG命令序列通过状态机实现,状态机中最少有8个状态才能生成整个IPROG命令序列,否则,IPROG命令序列不能够生成,FPGA不能重新配置。另外,IPROG命令的发送由ICAPE2模块执行,ICAPE2模块的输出时序和SelectMAP的输出时序是一致的,SelectMAP的输出数据格式是位转换格式,所以IPROG命令序列生成的过程中需要将配置数据进行位转换。这里位转换是指字节内位转换,即最高有效位变为最低有效位,以此为规则进行字节内的位互换。   表1、IPROG配置指令   在Vivado中的“Language Templates”即可实现ICAPE2原语的调用,ISE也是如此;   IPROG命令部分状态机代码部分样例,注意多重配置代码是放在旧程序上,更新的程序上不需要放置,就程序从Flash的0地址开始存储;更新程序是存储在旧程序的后面。当系统上电后,FPGA会访问Flash的0地址起,查看旧程序中的ICAPE核,以此判断是否去加载新程序。 代码添加好以后,将两个.bit文件合并成一个.mcs即可; 后续操作通过RapidIO去写ICAPE中的WBSTAR寄存器 控制RS[1:0] 选择不同位置的程序版本。         VPX 接口定义 P0:   P0 Row G Row F Row E Row D Row C Row B Row A 1  12V  12V 12V  No Pad*       2  12V  12V 12V  No Pad*       3       No Pad*       4 I2C_SCK1 I2C_SDA1 GND   GND SYSRESET* NVMRO 5 GAP* GA4* GND 3.3V_Aux GND I2C_CLK0 I2C_SDA0 6 GA3* GA2* GND   GND GA1* GA0* 7 TCK GND TDO TDI GND TMS TRST* 8 GND REF_CLK- REF_CLK+ GND     GND 说明: 1、VCC_12V:板卡工作电源; 2、3.3V_Aux:板卡辅助电源; 3、I2C_SCK0/1,I2C_SDA0/1:经过驱动后连接到MCU,上拉电阻统一使用4.7K; 4、SYSRESET*:连接到FPGA; 5、NVMRO:经上拉电阻连接到FPGA; 6、GA0*~4*,GAP*:经上拉电阻连接到FPGA; 7、TRST*:经下拉电阻到GND; 8、REF_CLK-/+:连接到时钟芯片; 9、TCK、TDO、TDI、TMS、GND:FPGA的JTAG.     P1:   P1 Row G Row F Row E Row D Row C Row B Row A       Even Odd     Even Odd   J1 Row i Row h Row g Row f Row e Row d Row c Row b Row a 1 GPIO01 GND GND-J1 SRIO01_T0- SRIO01_T0+ GND GND-J1 SRIO01_R0- SRIO01_R0+ 2 GND SRIO01_T1- SRIO01_T1+ GND GND-J1 SRIO01_R1- SRIO01_R1+ GND GND-J1 3 GPIO02 GND GND-J1 SRIO01_T2- SRIO01_T2+ GND GND-J1 SRIO01_R2- SRIO01_R2+ 4 GND SRIO01_T3- SRIO01_T3+ GND GND-J1 SRIO01_R3- SRIO01_R3+ GND GND-J1 5 GPIO03 GND GND-J1 SRIO02_T0- SRIO02_T0+ GND GND-J1 SRIO02_R0- SRIO02_R0+ 6 GND SRIO02_T1- SRIO02_T1+ GND GND-J1 SRIO02_R1- SRIO02_R1+ GND GND-J1 7 GPIO04 GND GND-J1 SRIO02_T2- SRIO02_T2+ GND GND-J1 SRIO02_R2- SRIO02_R2+ 8 GND SRIO02_T3- SRIO02_T3+ GND GND-J1 SRIO02_R3- SRIO02_R3+ GND GND-J1 9 GPIO05 GND GND-J1 SRIO03_T0- SRIO03_T0+ GND GND-J1 SRIO03_R0- SRIO03_R0+ 10 GND SRIO03_T1- SRIO03_T1+ GND GND-J1 SRIO03_R1- SRIO03_R1+ GND GND-J1 11 GPIO06 GND GND-J1 SRIO03_T2- SRIO03_T2+ GND GND-J1 SRIO03_R2- SRIO03_R2+ 12 GND SRIO03_T3- SRIO03_T3+ GND GND-J1 SRIO03_R3- SRIO03_R3+ GND GND-J1 13 GPIO07 GND GND-J1 SRIO04_T0- SRIO04_T0+ GND GND-J1 SRIO04_R0- SRIO04_R0+ 14 GND SRIO04_T1- SRIO04_T1+ GND GND-J1 SRIO04_R1- SRIO04_R1+ GND GND-J1 15 GPIO08 GND GND-J1 SRIO03_T2- SRIO03_T2+ GND GND-J1 SRIO04_R2- SRIO04_R2+ 16 GND SRIO04_T3- SRIO04_T3+ GND GND-J1 SRIO04_R3- SRIO04_R3+ GND GND-J1 说明: 1、SRIOxx_T/R0~3-/+:4x RapidIO接口连接到FPGA,线速率支持6.25G; 2、SRIOxx_T-/+:FPGA发送; 3、SRIOxx_R-/+:FPGA接收; 备注:SRIO01_T/R,软件可以例化为PCIe       P2:   P2 Row G Row F Row E Row D Row C Row B Row A       Even Odd     Even Odd   J2 Row i Row h Row g Row f Row e Row d Row c Row b Row a 1 GPIO09 GND GND-J2 LVDS01_N LVDS01_P GND GND-J2 LVDS00_N LVDS00_P 2 GND LVDS03_N LVDS03_P GND GND-J2 LVDS02_N LVDS02_P GND GND-J2 3 GPIO10 GND GND-J2 LVDS05_N LVDS05_P GND GND-J2 LVDS04_N LVDS04_P 4 GND LVDS07_N LVDS07_P GND GND-J2 LVDS06_N LVDS06_P GND GND-J2 5 GPIO11 GND GND-J2 LVDS09_N LVDS09_P GND GND-J2 LVDS08_N LVDS08_P 6 GND LVDS11_N LVDS11_P GND GND-J2 LVDS10_N LVDS10_P GND GND-J2 7 GPIO12 GND GND-J2 LVDS13_N LVDS13_P GND GND-J2 LVDS12_N LVDS12_P 8 GND LVDS15_N LVDS15_P GND GND-J2 LVDS14_N LVDS14_P GND GND-J2 9 GPIO13 GND GND-J2 LVDS17_N LVDS17_P GND GND-J2 LVDS16_N LVDS16_P 10 GND LVDS19_N LVDS19_P GND GND-J2 LVDS18_N LVDS18_P GND GND-J2 11 GPIO14 GND GND-J2     GND GND-J2     12 GND     GND GND-J2     GND GND-J2 13 GPIO15 GND GND-J2     GND GND-J2     14 GND RS422_T00- RS422_T00+ GND GND-J2 RS422_R00- RS422_R00+ GND GND-J2 15 GPIO16 GND GND-J2 GBE_B- GBE_B+ GND GND-J2 GBE_A- GBE_A+ 16 GND GBE_D+- GBE_D+ GND GND-J2 GBE_C- GBE_C+ GND GND-J2                      

最近访客

< 1/1 >

统计信息

已有1人来访过

  • 芯积分:37
  • 好友:1
  • 主题:6
  • 回复:1
  • 课时:--
  • 资源:--

留言

你需要登录后才可以留言 登录 | 注册


现在还没有留言